同步時(shí)序電路分析 在分析同步時(shí)序電路時(shí)分為以下幾個(gè)步驟:
分清時(shí)序電路的組成.
列出方程. 根據(jù)時(shí)序電路的組合部分,寫(xiě)出該時(shí)電路的輸出函數(shù)表達(dá)式.并確定觸發(fā)器輸入信號(hào)的邏輯表達(dá)式(激勵(lì)函數(shù)),由此得到觸發(fā)器的特征方程.
由上步得出的方程寫(xiě)出狀態(tài)真值表,把觸發(fā)器的現(xiàn)態(tài)和外界的輸入信號(hào)作為時(shí)序電路的輸入信號(hào).
通過(guò)狀態(tài)真值表得到該時(shí)序電路的狀態(tài)圖和狀態(tài)表.
通過(guò)電路的狀態(tài)表和狀態(tài)圖,對(duì)電路進(jìn)行功能描述.
例1:分析圖(1)所示的電路,作出狀態(tài)轉(zhuǎn)換表及狀態(tài)裝換圖,并作出輸入信號(hào)為0110111110的輸出波形. 1.列方程.
激勵(lì)方程為:J1=XQ2 ,K1=X ;J2=X ,K2=XQ1
特征方程為:Q1n 1=XQ2 XQ1;Q2n 1=XQ2 XQ1Q2
輸出方程為:Z=XQ1Q2
2.列狀態(tài)轉(zhuǎn)換真值表.如表(2)所示:
3.畫(huà)出狀態(tài)遷移圖.如圖(3)所示:
4.功能描述.
由狀態(tài)遷移表可看出,該電路是'1111'序列檢測(cè)電路,當(dāng)
出現(xiàn)該序列時(shí),輸出為'1',否則為'0'
5.畫(huà)時(shí)序圖.先列出時(shí)序表,根據(jù)時(shí)序表(如圖(4))作出時(shí)序圖如圖(5)所示:
數(shù)字電路相關(guān)文章
更多 >>- 基于白兔時(shí)間同步協(xié)議的加速器節(jié)點(diǎn)時(shí)鐘同步系統(tǒng)
- 高速數(shù)字接口測(cè)試,讓容限測(cè)試更高效
- 基于FPGA的遠(yuǎn)程實(shí)驗(yàn)系統(tǒng)硬件平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn)
- 常用高速光耦MPCM501優(yōu)點(diǎn)及特性介紹
- 光耦在電子電路中的作用及關(guān)鍵參數(shù)有哪些?
- 可應(yīng)用于驅(qū)動(dòng)電源逆變器中光耦MPH-341
- FPGA教學(xué)——拆解FPGA芯片,帶你深入了解其原理
- 入門(mén):分享一份FPGA選型策略指南