《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 可編程邏輯 > 業(yè)界動(dòng)態(tài) > Altera電機(jī)控制開(kāi)發(fā)工作臺(tái)前所未有的提高系統(tǒng)集成度、可擴(kuò)展的性能和靈活性

Altera電機(jī)控制開(kāi)發(fā)工作臺(tái)前所未有的提高系統(tǒng)集成度、可擴(kuò)展的性能和靈活性

基于FPGA的可擴(kuò)展電機(jī)控制設(shè)計(jì)平臺(tái)包括芯片驅(qū)動(dòng)參考設(shè)計(jì)、軟件和IP, 以及硬件開(kāi)發(fā)板
2012-11-13

    Altera公司(NASDAQ: ALTR)今天宣布,新的電機(jī)控制開(kāi)發(fā)工作臺(tái)前所未有的提高了電機(jī)控制系統(tǒng)設(shè)計(jì)的系統(tǒng)集成度和靈活性,而且性能還可以擴(kuò)展,同時(shí)大幅度縮短開(kāi)發(fā)時(shí)間,降低風(fēng)險(xiǎn)。工作臺(tái)包括一組可定制的單軸和多軸芯片驅(qū)動(dòng)參考設(shè)計(jì),以及系列電機(jī)控制硬件開(kāi)發(fā)板,結(jié)合系統(tǒng)和軟件設(shè)計(jì)方法,滿足下一代驅(qū)動(dòng)系統(tǒng)的多種需求。Altera將在2012年11月27號(hào)至29號(hào)德國(guó)紐倫堡舉行的SPS IPS Drives上演示這一工作臺(tái),展位是3廳405號(hào)。
 
    工作臺(tái)充分發(fā)揮了Altera® Cyclone® IV和Cyclone V FPGA中數(shù)字信號(hào)處理(DSP)硬件和軟核嵌入式CPU的功能,采用Altera Cyclone® V SoC FPGA的硬件處理器子系統(tǒng)(HPS)的ARM® Cortex™-A9 MPCore™處理器,靈活的對(duì)硬件和軟件進(jìn)行最佳功能劃分,幫助設(shè)計(jì)人員滿足其特殊的最終應(yīng)用性能需求。 
 
    Altera工業(yè)業(yè)務(wù)高級(jí)經(jīng)理Christoph Fritsch評(píng)論說(shuō):“在電機(jī)控制應(yīng)用中,Altera電機(jī)控制開(kāi)發(fā)工作臺(tái)結(jié)合了靈活的高性能Altera低成本硅片以及高效能系統(tǒng)級(jí)設(shè)計(jì)流程,使高性能芯片驅(qū)動(dòng)成為現(xiàn)實(shí)。通過(guò)提供包括工具、IP、開(kāi)發(fā)板和設(shè)計(jì)方法在內(nèi)的集成電機(jī)控制解決方案,結(jié)合我們的工業(yè)以太網(wǎng)和功能安全產(chǎn)品,設(shè)計(jì)人員能夠迅速開(kāi)發(fā)獨(dú)具優(yōu)勢(shì)的驅(qū)動(dòng)平臺(tái),很容易對(duì)平臺(tái)進(jìn)行調(diào)整以滿足今后不斷變化的系統(tǒng)需求。” 
 
    電機(jī)控制開(kāi)發(fā)工作臺(tái)提供系統(tǒng)級(jí)開(kāi)發(fā)環(huán)境,在FPGA中集成了加速低延時(shí)控制環(huán),支持設(shè)計(jì)人員使用高級(jí)軟件算法實(shí)現(xiàn)系統(tǒng)管理和高級(jí)控制功能,從而提高設(shè)計(jì)人員的效能。工作臺(tái)支持MATLAB/Simulink中基于模型的設(shè)計(jì)方法,能夠開(kāi)發(fā)需要大量DSP的電機(jī)控制環(huán),例如,現(xiàn)場(chǎng)定位控制所使用的控制環(huán)。通過(guò)Altera的DSP Builder和Qsys系統(tǒng)級(jí)設(shè)計(jì)工具實(shí)現(xiàn)FPGA中協(xié)處理器的最佳映射,以及與運(yùn)行在集成處理器中的軟件的無(wú)縫集成。
 
供貨信息
    將于2012年12月提供Altera電機(jī)控制開(kāi)發(fā)工作臺(tái)。如果需要了解詳細(xì)信息,請(qǐng)?jiān)L問(wèn)www.altera.com.cn/end-markets/industrial/motor-control/development/ind-framework.html.
Altera簡(jiǎn)介
    Altera®的可編程解決方案幫助系統(tǒng)和半導(dǎo)體公司快速高效地實(shí)現(xiàn)創(chuàng)新,突出產(chǎn)品優(yōu)勢(shì),贏得市場(chǎng)競(jìng)爭(zhēng)。請(qǐng)?jiān)L問(wèn)www.altera.com,或者www.altera.com.cn,了解Altera FPGA、CPLD和ASIC器件的詳細(xì)信息。請(qǐng)關(guān)注Altera官方微博,通過(guò)Altera中文論壇及時(shí)提出問(wèn)題,分享信息,與眾多的Altera工程師在線交流。
本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無(wú)法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問(wèn)題,請(qǐng)及時(shí)通過(guò)電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。