《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 其他 > 業(yè)界動(dòng)態(tài) > Xilinx 新推出的 ISE 6.2i 版軟件結(jié)合Virtex-II pro 器件 帶來(lái)前所未有的最高 FPGA 性能優(yōu)勢(shì)

Xilinx 新推出的 ISE 6.2i 版軟件結(jié)合Virtex-II pro 器件 帶來(lái)前所未有的最高 FPGA 性能優(yōu)勢(shì)

2010-05-13
關(guān)鍵詞: ISE Virtex-II Xilinx公司

 

2004年2月26日,北京-世界領(lǐng)先的可編程邏輯解決方案供應(yīng)商賽靈思公司(Xilinx (NASDAQ: XLNX))今天宣布推出其集成軟件環(huán)境(ISE)6.2i版,為可編程邏輯行業(yè)設(shè)立了又一個(gè)軟件性能里程碑。ISE 高速設(shè)計(jì)工具的新特性和增強(qiáng)功能使 Virtex-II Pro™ FPGA 比最相近競(jìng)爭(zhēng)產(chǎn)品的性能平均快 40%,而成本則低 60% 多。ISE 6.2i 的推出還將賽靈思的低成本 Spartan-3™ 系列的性能比前一版本提升高達(dá) 50%。

當(dāng)使用 ISE 6.2i 進(jìn)行 Virtex-II Pro FPGA 設(shè)計(jì)時(shí),它能帶來(lái)三個(gè)器件所擁有的速度優(yōu)勢(shì)并優(yōu)化15% 的設(shè)計(jì)利用率,同時(shí)保持 2 倍的整體運(yùn)行時(shí)間優(yōu)勢(shì)。賽靈思用戶將從 PLD 行業(yè)中最低的系統(tǒng)成本和最高的系統(tǒng)性能中大為受益。使用 ISE 6.2i,Spartan-3 器件的平臺(tái)特性還將包括更快的塊 RAM存取速度和運(yùn)行速度超過(guò) 225 MHz 的內(nèi)置乘法器。另外,時(shí)鐘到輸出 (clock-to-output) 時(shí)間也比前一版本快 35% 到 40%。這些性能的提升結(jié)合業(yè)界領(lǐng)先的成本優(yōu)勢(shì),推動(dòng) Spartan-3 FPGA 進(jìn)一步進(jìn)入大批量應(yīng)用領(lǐng)域,而傳統(tǒng)上這里是 ASIC 和 ASSP 的領(lǐng)地。

“簡(jiǎn)單地說(shuō),這些最新的 FPGA 性能里程碑,應(yīng)歸功于賽靈思公司持續(xù)專注于最先進(jìn)的FPGA 設(shè)計(jì)工具領(lǐng)導(dǎo)地位的結(jié)果”賽靈思公司 FPGA 產(chǎn)品執(zhí)行副總裁 Rich Sevcik 說(shuō)。“設(shè)計(jì)工程師需要一種完全的、強(qiáng)大的軟件套裝、芯片和服務(wù)解決方案,以便有效地解決他們的難題。我們?cè)谲浖阅?、功能和易用方面所做的長(zhǎng)期不懈的提高和創(chuàng)新,充分顯示了賽靈思正致力于提供完全的解決方案。”

針對(duì)高速設(shè)計(jì)的自動(dòng)化工具

ISE 版本 6.2i 增加了許多針對(duì)高速設(shè)計(jì)的新特性和增強(qiáng)功能,無(wú)縫地集成到 ISE 的易于使用、“按鈕”式設(shè)計(jì)方法中。例如,主動(dòng)時(shí)序收斂 (ProActive™ Timing Closure) 包括支持改進(jìn)的物理綜合技術(shù),在一個(gè)步驟中自動(dòng)執(zhí)行產(chǎn)生物理上正確的時(shí)間驅(qū)動(dòng)。布線器中新的自動(dòng)保持時(shí)間消除器和改進(jìn)的延遲估算器結(jié)合更新的時(shí)間驅(qū)動(dòng)映射器,能夠自動(dòng)改善高密度設(shè)計(jì)的性能。通過(guò)消除耗時(shí)的設(shè)計(jì)迭代,每個(gè)新特性都減少了整體設(shè)計(jì)周期時(shí)間。

ISE 還能自動(dòng)處理到賽靈思 FPGA 的外部接口。例如,對(duì)自動(dòng)局部時(shí)鐘放置器的支持和加強(qiáng)約束,使源同步存儲(chǔ)器接口設(shè)計(jì)變得更容易 – 對(duì)于 Virtex-II Pro,有多達(dá) 96 個(gè)低時(shí)鐘畸變的 200MHz 時(shí)鐘可用;對(duì)于 Spartan-3 器件,則有多達(dá) 50 個(gè) 166MHz 存儲(chǔ)器接口可用。同時(shí),ISE 布局規(guī)劃器、管腳規(guī)劃器和時(shí)間驅(qū)動(dòng)布局及布線功能能夠自動(dòng)對(duì)到達(dá)和來(lái)自 Virtex-II Pro X 器件 10Gbps 串行 I/O 的路徑進(jìn)行優(yōu)化。

“我們非常高興與賽靈思在當(dāng)前開(kāi)發(fā)上的努力以及我們對(duì) Virtex-II Pro 器件強(qiáng)大性能的貢獻(xiàn),”Synplicity 公司首席技術(shù)官 Ken McElvain 說(shuō),“過(guò)去九年的合作證明,我們的聯(lián)合開(kāi)發(fā)工作已經(jīng)為我們的客戶創(chuàng)造了巨大效益。”

“Mentor Graphics® 與 賽靈思合作以保證 Precision® Synthesis和 ISE 6.2i 之間能夠緊密結(jié)合,”Mentor Graphics 設(shè)計(jì)創(chuàng)建和綜合部總經(jīng)理 Simon Bloch 說(shuō)。“我們與賽靈思公司的長(zhǎng)期合作及對(duì) 6.2i 版軟件環(huán)境的支持,將為我們的客戶帶來(lái)巨大的性能和生產(chǎn)率的提升。”

價(jià)格、評(píng)估版本、平臺(tái)和供貨情況

ISE 6.2i 支持所有前沿的賽靈思產(chǎn)品系列,包括該公司的 Virtex-II Pro 和 Virtex-II Pro X 系列 FPGA、Spartan-3 系列 FPGA 和 CoolRunner-II CPLD。ISE 軟件包的所有版本均支持 Windows 2000 和 Windows XP 操作系統(tǒng),而ISE Foundation、ISE Alliance和ISE BaseX還提供對(duì)Linux RedHat 8.0版(包括 RedHat 7.3版、9.0版和企業(yè)版 3)的內(nèi)在支持。ISE Foundation 和 ISE Alliance 還支持Solaris。ISE 還提供 ISE WebPACK 配置免費(fèi)下載。通過(guò)www.xilinx.com/cn,ISE還提供免費(fèi)、有時(shí)間限制及全功能的評(píng)估版本。關(guān)于 ISE 的詳細(xì)信息,請(qǐng)?jiān)L問(wèn)www.xilinx.com/cn/ise。

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無(wú)法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問(wèn)題,請(qǐng)及時(shí)通過(guò)電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。