《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 嵌入式技術(shù) > 新品快遞 > 飛思卡爾擴(kuò)展其QorIQ系列,為低功耗應(yīng)用提供四核平臺(tái)

飛思卡爾擴(kuò)展其QorIQ系列,為低功耗應(yīng)用提供四核平臺(tái)

新P3處理器的引腳與P4和P5平臺(tái)兼容,它采用先進(jìn)的P4080特性,擴(kuò)大了QorIQ的性能范圍
2010-06-24
作者:飛思卡爾

  2010年6月22日,佛羅里達(dá)州奧蘭多訊(飛思卡爾技術(shù)論壇) - 飛思卡爾半導(dǎo)體推出四核QorIQ P3平臺(tái),擴(kuò)大其QorIQ™通信處理器產(chǎn)品線的性能范圍。新的P3041處理器充分利用飛思卡爾的P4平臺(tái)技術(shù)提供先進(jìn)的功能集,并針對(duì)低功耗進(jìn)行了優(yōu)化,從而提高了系統(tǒng)性能和整體的功耗性能。
 
  新QorIQ P3041將飛思卡爾的P4平臺(tái)能力擴(kuò)展到了低功耗應(yīng)用中。P3041采用45納米絕緣體上硅制造工藝,提供最佳的集成度,并有新的知識(shí)產(chǎn)權(quán)提高最終產(chǎn)品的功能。P3041處理器集成了四個(gè)基于Power Architecture ®技術(shù)的e500mc內(nèi)核,以低于12瓦的功率達(dá)到1.5 GHz的頻率,并提供約2.5 DMIPS / MHz。主要功能包括一個(gè)三級(jí)緩存等級(jí)體,最大限度降低時(shí)延,一個(gè)硬件管理程序,在器件中強(qiáng)有力地支持多操作系統(tǒng),還有一個(gè)可信賴的引導(dǎo)架構(gòu)確保代碼不被篡改或反向工程,同時(shí)保證高效的數(shù)據(jù)處理路徑,提高Serial RapidIO與SATA IP。
 
  “P3平臺(tái)完善了第一代QorIQ平臺(tái),它提供多核產(chǎn)品,在非常低的功耗范圍內(nèi)提供非常出色的性能,”飛思卡爾副總裁兼網(wǎng)絡(luò)處理器部總經(jīng)理Brett Butler說, “飛思卡爾的客戶現(xiàn)在有一個(gè)全面的多核產(chǎn)品組合,從超低功耗雙核處理器到12瓦四核器件,非常先進(jìn)的八核,甚至提供64位解決方案,在30瓦功耗內(nèi)實(shí)現(xiàn)2.2 GHz。”
 
  P3041的引腳與飛思卡爾的QorIQ P4080,P4040,P5020和P5010產(chǎn)品兼容,與這些高端器件共享相同的先進(jìn)架構(gòu)。因此,P3,P4和P5系列中的產(chǎn)品在軟件方面是兼容的,可以輕松在廣泛的應(yīng)用范圍移植,從P3041上的中檔混合控制/數(shù)據(jù)平面應(yīng)用,到P4080上的高端數(shù)據(jù)平面,直至P5020的高端控制平面。
 
  P3041還集成了新的知識(shí)產(chǎn)權(quán),能夠?yàn)榛旌峡刂?數(shù)據(jù)平面應(yīng)用提供更完善的功能。SATA 2.0控制器允許需要在系統(tǒng)上存儲(chǔ)數(shù)據(jù)的應(yīng)用程序連接硬盤,改進(jìn)后的Serial RapidIO控制器(V1.3+ 2.0)允許基站和國防應(yīng)用采用增強(qiáng)型類型9和11報(bào)文。帶集成PHY的雙高速USB 2.0 還有助于降低總體BOM成本和電路板空間。
 
  P3系列針對(duì)混合控制平面和數(shù)據(jù)平面應(yīng)用,充分利用了一個(gè)硬件管理程序及其安全地設(shè)置靈活的內(nèi)核分配的能力,包括:將內(nèi)核分組為運(yùn)行SMP的內(nèi)核,運(yùn)行獨(dú)立或串行應(yīng)用的內(nèi)核,內(nèi)核并行運(yùn)行的內(nèi)核,或運(yùn)行最終用戶應(yīng)用程序的內(nèi)核。這些方法的例子包括:
  ●綜合接入路由器(IAD):雙SATA端口為大型數(shù)據(jù)庫或統(tǒng)計(jì)提供高速、低成本的存儲(chǔ)選項(xiàng)。相比SGMII,P3041對(duì)2.5Gb/s以太網(wǎng)的支持可以實(shí)現(xiàn)下一步與交換機(jī)的高性能連接。
  ●基站網(wǎng)絡(luò)接口卡(NIC):高達(dá)5GHz的雙串行RapidIO端口可用于冗余或多個(gè)連接,既可連接到背板或連接到DSP場。隨著類型11報(bào)文的改善以及對(duì)類型9數(shù)據(jù)流的支持,Serial RapidIO互連不僅可用作控制平面,還可以作為數(shù)據(jù)平面接口,替換以太網(wǎng),實(shí)現(xiàn)它的潛力。
 
QorIQ P3產(chǎn)品特點(diǎn)
  ●基于Power Architecture技術(shù)的四個(gè)e500mc內(nèi)核,頻率高達(dá)1.5GHz
  ●3級(jí)緩存等體體,每內(nèi)核128KB背面L2和1MB的共享L3
  ●硬件管理程序
  ●CoreNet交換結(jié)構(gòu)
  ●內(nèi)存控制器
   ○高達(dá)1.3GHz的DDR3/3L SDRAM內(nèi)存
   ○帶ECC的32/64位數(shù)據(jù)總線
  ●XAUI + 5x Gigabit 以太網(wǎng),包括RGMII, SGMII 和2.5Gb/s SGMII
  ●多達(dá)4個(gè)PCI Express 2.0,最高達(dá)5GHz
  ●雙SRIO(1.3 + 2.0),高達(dá)5GHz
  ●雙SATA 2.0
  ●帶集成PHY的雙USB 2.0
  ●高速極光調(diào)試端口
  ●電源:小于12瓦
 
綜合生態(tài)系統(tǒng)
  支持的軟件解決方案可以從廣泛的生態(tài)系統(tǒng)合作伙伴,包括Enea®, Green Hills®, Mentor Graphics®, Wind River®, CodeSourcery™, QNX® 以及其他合作伙伴手中獲得。
 
供貨信息
  P3041通信處理器樣品計(jì)劃于2010年第四季度提供,2011年下半年完成資格驗(yàn)證。
 
關(guān)于QorIQ通信平臺(tái)
  飛思卡爾QorIQ通信平臺(tái)是飛思卡爾領(lǐng)先的PowerQUICC通信處理器的下一代演進(jìn)產(chǎn)品。由于采用高性能的Power Architecture內(nèi)核,飛思卡爾QorIQ平臺(tái)使網(wǎng)絡(luò)創(chuàng)新進(jìn)入一個(gè)新時(shí)代,全面注重網(wǎng)絡(luò)每個(gè)連接的可靠性、安全性和服務(wù)質(zhì)量。飛思卡爾的QorIQ平臺(tái)和路線圖包含五個(gè)平臺(tái)(P1, P2, P3, P4 和 P5),包括單核、雙核和多核,為客戶提供多種解決方案選擇,無論他們是想現(xiàn)在就轉(zhuǎn)移到多核環(huán)境,或是想有一個(gè)明智的遷移路徑,以便將來實(shí)現(xiàn)多核。如需了解QorIQ平臺(tái)的更多信息,請(qǐng)?jiān)L問:freescale.com/multicore">www.freescale.com/multicore。
 
關(guān)于飛思卡爾半導(dǎo)體
  飛思卡爾半導(dǎo)體是全球領(lǐng)先的半導(dǎo)體公司,為汽車、消費(fèi)、工業(yè)、網(wǎng)絡(luò)市場設(shè)計(jì)并制造嵌入式半導(dǎo)體產(chǎn)品。這家私營企業(yè)總部位于德州奧斯汀,在全球擁有設(shè)計(jì)、研發(fā)、制造和銷售機(jī)構(gòu)。如需了解其它信息,請(qǐng)?jiān)L問www.freescale.com.
 

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請(qǐng)及時(shí)通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。