《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 其他 > 業(yè)界動(dòng)態(tài) > Mellanox選用Mentor Graphics Tessent階層化ATPG方案

Mellanox選用Mentor Graphics Tessent階層化ATPG方案

2015-05-27

  明導(dǎo)國際(Mentor Graphics)宣布Mellanox Technologies已將全新Mentor Tessent 階層化ATPG解決方案標(biāo)準(zhǔn)化,以管理復(fù)雜度及削減其先進(jìn)的積體電路(IC)設(shè)計(jì)生成測(cè)試向量所需的成本。高品質(zhì)的IC測(cè)試需要大量的制造測(cè)試向量,Mellanox運(yùn)用Tessent階層化ATPG,減少生成這些測(cè)試向量所需的處理時(shí)間和系統(tǒng)記憶體。

  Tessent階層化ATPG流程采用分治法,即將整個(gè)ATPG任務(wù)分解為更小的模組,更加便于管理。每一個(gè)設(shè)計(jì)內(nèi)核首先會(huì)單獨(dú)生成壓縮測(cè)試向量,然后再自動(dòng)重定向到晶片級(jí)并合并,從而盡可能縮短測(cè)試時(shí)間。此時(shí),將會(huì)生成用于頂層互連邏輯的壓縮測(cè)試向量。此技術(shù)可使需要大量運(yùn)算的DFT步驟免于成為流片過程中的瓶頸,并且加強(qiáng)測(cè)試流程的可預(yù)測(cè)性。

  相比在所有模組和頂層互連邏輯在晶片級(jí)運(yùn)行ATPG,階層化ATPG方案可減少執(zhí)行時(shí)間和記憶體占用。一般而言,執(zhí)行時(shí)間可縮減5~10倍,而記憶體占用節(jié)省比例甚至更高。由于所有內(nèi)核使用掃描通道方式的效率得到提升,階層化ATPG通??墒箿y(cè)試向量數(shù)量減少2倍,測(cè)試時(shí)間也相應(yīng)得以減少。


本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請(qǐng)及時(shí)通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。