關(guān)鍵詞:
FPGA
今天第一天開始學(xué)習(xí)FPGA,通過Altera的EP1C6來學(xué)起的。首先,通過內(nèi)部PLL模塊的使用與練習(xí)。通過外部輸入時(shí)鐘分頻來點(diǎn)亮一個(gè)指示燈,然后再用PLL倍頻后來點(diǎn)亮此指示燈,觀察倍頻的效果如何,成功。
問題1:首先是quartus 10.0的安裝,安裝完成后,不能找到并口驅(qū)動,出現(xiàn)kernel mode driver noe installed不能安裝hardware setup所以,找了很多問題也不能解決,通過 bblpt /i命令也不能安裝,可能是quartus 10.0的問題或者是破解的問題。
解決方法:因?yàn)椴荒芙鉀Q,所以采用了quartus 9.1來設(shè)計(jì),通過 bblpt /i命令成功,jtag可以完成下載了,并且調(diào)試通過。
問題2:在altpll模塊中,由于采用了areset引腳為1,不能倍頻,后來查看改為0,倍頻成功。下載試驗(yàn)通過。
今天是學(xué)習(xí)FPGA的第一天,也是學(xué)習(xí)的第一步,以后慢慢會走的更遠(yuǎn),更高。希望有同樣愛好的朋友一起學(xué)習(xí)交流,指點(diǎn)一下。共同進(jìn)步。
本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時(shí)通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。