《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 其他 > 業(yè)界動態(tài) > Xilinx 宣布實現(xiàn)收發(fā)器技術(shù)新突破 為數(shù)據(jù)中心互聯(lián)帶來更高成本效益

Xilinx 宣布實現(xiàn)收發(fā)器技術(shù)新突破 為數(shù)據(jù)中心互聯(lián)帶來更高成本效益

Virtex UltraScale器件:業(yè)界首款能夠支持通過5米長且線速高達(dá)25Gb銅纜線路連接的FPGA
2016-02-02

  2016年2月2日,中國北京 - 賽靈思公司(SDAQ:XLNX)今天宣布其收發(fā)器技術(shù)有了新的突破,將為數(shù)據(jù)中心互聯(lián)帶來更高的成本效益。賽靈思的Virtex? UltraScale?器件符合25GE、50GE和100GE銅線及背板IEEE以及相關(guān)規(guī)范要求,并支持?jǐn)?shù)據(jù)中心長達(dá)5米長的銅纜連接以及1米長的背板互聯(lián)。有關(guān)規(guī)范包括IEEE 802.3bj 100GBASE-CR4/KR4、IEEE 802.3by 25GBASE-CR/CR-S/KR/KR-S、25 Gigabit Ethernet Consortium 50GBASE-CR2/KR2等。和選用光纖相比,數(shù)據(jù)中心客戶現(xiàn)在能運(yùn)用nx25G銅纜線路獲得更具成本和功耗優(yōu)化優(yōu)勢的解決方案,并通過任何現(xiàn)成的符合規(guī)范的廠商將服務(wù)器連接至機(jī)架頂部交換機(jī)

  賽靈思收發(fā)器具有無與倫比的信號質(zhì)量和自動適應(yīng)性均衡特性,能確保最高水平的信號完整性和最快的串行鏈路實現(xiàn)方案。結(jié)合集成式100G 以太網(wǎng)MAC IP、軟糾錯(RS-FEC) IP和ASIC 級邏輯架構(gòu),Virtex UltraScale FPGA能提供完整的高性能低時延以太網(wǎng)解決方案,滿足數(shù)據(jù)中心工作負(fù)載加速要求。

  賽靈思公司 FPGA和SoC產(chǎn)品管理及市場高級總監(jiān)Kirk Saban表示:“Virtex UltraScale FPGA 已進(jìn)入量產(chǎn)階段,賽靈思也是業(yè)界惟一一家符合 25Gb銅線線路和背板規(guī)范要求的FPGA供應(yīng)商。我們致力于幫助數(shù)據(jù)中心客戶采用風(fēng)險最低、性價比最高的解決方案。”


本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。