俄勒岡州威爾遜維爾,2016 年 4 月 5 日—Mentor Graphics公司(納斯達(dá)克代碼:MENT)今日宣布推出最新版 HyperLynx?,該版本將信號和電源完整性分析、三維電磁解析和快速規(guī)則檢查集成到一個統(tǒng)一的環(huán)境中?;趥涫軞g迎的 HyperLynx 信號完整性/電源完整性 (SI/PI) 應(yīng)用程序,該產(chǎn)品首次為設(shè)計(jì)師提供一套完整的分析技術(shù),讓其能夠進(jìn)行任何類型的高速數(shù)字印刷電路板 (PCB)設(shè)計(jì)工作。該版本 HyperLynx 提供廣泛的底層仿真引擎和能夠讓用戶進(jìn)行快速/交互式且完善的批處理模式分析的圖形用戶界面 (GUI),樹立了在一個簡單易用的環(huán)境中部署高速功能的新標(biāo)準(zhǔn)。
“我們已部署“左移”策略,即在設(shè)計(jì)流程早期階段進(jìn)行仿真,以便實(shí)現(xiàn)‘第一次就正確的’產(chǎn)品,”荷蘭 Sintecs BV總裁 Hans Klos 說道,“憑借此新的、統(tǒng)一的 HyperLynx 環(huán)境,我們可以在一個流程中完成所有工作,這給我們帶來巨大的好處”。
準(zhǔn)確的高性能仿真器 –在同一環(huán)境中實(shí)現(xiàn)
高速 PCB 在尺寸、層數(shù)、布線密度、信號傳輸速度、所使用的硅類型和供電挑戰(zhàn)上存在非常大的差異。對于單個 EDA 供應(yīng)商提供的大多數(shù)工具集,在處理不同類型的分析時,通常要求切換應(yīng)用和用戶界面。如今,HyperLynx 工具可在一個應(yīng)用中提供2D/3D和電源完整性分析,且使用相同的用戶界面。用戶可在前一分鐘仿真一個關(guān)鍵 SERDES 通道,然后下一分鐘(通過選擇一個新的菜單項(xiàng))切換到一個大型電源網(wǎng)絡(luò)的去耦分析。
Mentor 對 HyperLynx 分析技術(shù)注入了大量投資,尤其是互連建模方面。該產(chǎn)品現(xiàn)將超高速幾何提取引擎和高級材料建模(寬帶電解質(zhì)、銅的粗糙度等)相結(jié)合,以便進(jìn)行高度準(zhǔn)確的仿真。
“該版本的HyperLynx是 Mentor 在高速工具方面的大量投資收獲的巔峰之作,”Mentor Graphics 系統(tǒng)設(shè)計(jì)部副總裁兼總經(jīng)理 A.J. Incorvaia 說道,“HyperLynx 很長時間以來是行業(yè)內(nèi)廣泛使用的高速工具?,F(xiàn)在它已成為最強(qiáng)大并且集成效果最佳的高速工具。設(shè)計(jì)師要是還認(rèn)為 HyperLynx 只是原來那個“快速易用的 SI”,那就得重新審視該產(chǎn)品,因?yàn)槠涓倪M(jìn)幅度超乎想象。”
迎接新技術(shù)的挑戰(zhàn)
SERDES 技術(shù)的采納極大增加了數(shù)字信號傳輸使用的頻率,即便像第三代 PCIe 這樣的“主流”協(xié)議都能以 8 Gb/s 的速度高速運(yùn)作。新版 HyperLynx 提供了高級的電磁解析器(包括全波3D),可讓用戶緊跟日益快速的 SERDES 技術(shù)的步伐。3D引擎是深度集成的,因此用戶不用學(xué)習(xí)全波解析器環(huán)境中紛繁復(fù)雜的內(nèi)容。該集成可確保通過信號和電源幾何結(jié)構(gòu),生成電磁 (EM) 端口,運(yùn)行仿真,得到 S 參數(shù)結(jié)果并整合到時域仿真,而所有這些都是自動完成的。
新版 HyperLynx 添加了多個引擎:兩個 2.5D解析器、行業(yè)中最快速的 DC/IR 壓降仿真器和一個快速準(zhǔn)靜態(tài)3D解析器,以便提供一套完整的電源完整性功能,這些功能與 HyperLynx 的信號完整性功能在同一個應(yīng)用中提供。第二個更為高級的2.5D解析器能夠進(jìn)行純電源和信號/電源混合建模,懷疑存在同步開關(guān)噪聲 (SSN) 時其可用于增加 SI 仿真的精度。
簡化整個電路板范圍內(nèi)的分析
仿真 PCB 信號布線和供電的每個細(xì)節(jié)需要付出巨大努力。通過從原始的仿真功能轉(zhuǎn)換到標(biāo)準(zhǔn)接口和協(xié)議(如 DDRx 內(nèi)存和 100 Gb/s 以太網(wǎng) SERDES)的特殊要求,可減輕用戶負(fù)擔(dān)并針對所有接口提供簡化的、匯總性的通過/失敗判斷。HyperLynx 的 DDRx 內(nèi)存接口向?qū)氏忍峁┝撕喴自O(shè)置、自動化的總線仿真和結(jié)果報(bào)告整合功能,而且現(xiàn)在已擴(kuò)展到 DDR4 和 LPDDR4 接口。基于 HTML 的報(bào)告使得用戶可以創(chuàng)建設(shè)計(jì)文檔以及進(jìn)行內(nèi)部基于 Web 的結(jié)果“發(fā)表”。
在 SERDES 領(lǐng)域中,支持 Channel Operating Margin (COM) 的協(xié)議允許基于一套特定、復(fù)雜的仿真步驟對每個通道進(jìn)行單次/指定失敗次數(shù)的鏈接質(zhì)量檢查。新版 HyperLynx 工具提供行業(yè)內(nèi)首次針對 100GbE 信號傳輸?shù)?COM 協(xié)議商業(yè)實(shí)現(xiàn),且仿真細(xì)節(jié)全自動化生成。
除了保持其易于使用和快速的交互式分析優(yōu)點(diǎn)外,該款更為可靠的 HyperLynx 可高效處理超大布局(包括超深疊層、龐大網(wǎng)絡(luò)數(shù)量和整個多板系統(tǒng)),提升了多處理器和其他仿真引擎性能,以及提供緩存和復(fù)用所提取的模型。
利用工具、流程和培訓(xùn)
除了改善產(chǎn)品之外,Mentor 通過與行業(yè)專家 Eric Bogatin 合作的系列全球培訓(xùn)研討會,培養(yǎng)設(shè)計(jì)師處理各種新出現(xiàn)的挑戰(zhàn)的能力。該系列研討會將討論新的高速技術(shù)以及有效采用這些技術(shù)的最先進(jìn)的方法、工具和流程。
“當(dāng)達(dá)到 28 Gbps 或更高速度時,沒有什么是可以忽視的,并且設(shè)計(jì)師必須懂得將物理設(shè)計(jì)與超高速流狀態(tài)下的電氣性能相結(jié)合的重要信號完整性原則。要滿足下一代產(chǎn)品的要求,設(shè)計(jì)師必須加快學(xué)習(xí)進(jìn)度才能獲得成功,”博爾德科羅拉多大學(xué) ECEE 副教授兼 Teledyne LeCroy Front Range 信號完整性實(shí)驗(yàn)室負(fù)責(zé)人 Eric Bogatin 博士說道?!耙粋€最高效學(xué)習(xí)和理解重要設(shè)計(jì)原理的方式是使用像 Mentor Graphics HyperLynx 這樣的仿真工具探索虛擬原型,極大地提高學(xué)習(xí)效率?!?/p>