《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 嵌入式技術(shù) > AET原創(chuàng) > Microsemi:FPGA在安全性和低功耗方面可以更好

Microsemi:FPGA在安全性和低功耗方面可以更好

2017-01-19
作者:王潔
來源:電子技術(shù)應(yīng)用
關(guān)鍵詞: Microsemi FPGA ISA

Microsemi執(zhí)行副總裁兼首席策略官Steve Litchfield指出,機(jī)對(duì)機(jī)(M2M)和人對(duì)機(jī)(HMI)接口將在IIoT中發(fā)揮巨大的作用,而快速發(fā)展的機(jī)器視覺將是一項(xiàng)重要的支持技術(shù),另外的支持技術(shù)還有基于密集神經(jīng)網(wǎng)絡(luò)(DNN)的深度機(jī)器學(xué)習(xí)相關(guān)技術(shù)。

(MICROSEMI)Steve Litchfield, EVP & Chief Strategy Officer (PR).jpg

Microsemi執(zhí)行副總裁兼首席策略官Steve Litchfield

2016年,美高森美為低功耗可靠視頻處理應(yīng)用的開發(fā)提供了新的成像/視頻解決方案。新的平臺(tái)包括FPGA夾層卡(FMC)、全面知識(shí)產(chǎn)權(quán)套裝及圖形用戶界面。FMC插到SmartFusion2高級(jí)開發(fā)工具包中時(shí),展示了美高森美IGLOO2 FPGA及SmartFusion2系統(tǒng)級(jí)芯片(SoC) FPGA的能力,能夠支持可配置可擴(kuò)展攝像頭、成像和視頻設(shè)計(jì)。

此外,美高森美現(xiàn)在支持流行的移動(dòng)行業(yè)處理器接口(MIPI)攝像頭串行接口(CSI-2)。新的增強(qiáng)特點(diǎn)使客戶能夠在基于CSI-2的攝像頭系統(tǒng)中利用我們非常安全的低功耗IGLOO2 FPGA及SmartFusion2 SoC FPGA的能力。

設(shè)計(jì)人員能夠?qū)⑦@種解決方案用于醫(yī)療、工業(yè)、航空和專業(yè)消費(fèi)者市場(chǎng)(包括IoT)的許多成像和視覺應(yīng)用。采用公司的Libero SoC設(shè)計(jì)套裝,這些設(shè)計(jì)可以在幾個(gè)平臺(tái)重復(fù)使用。Libero SoC設(shè)計(jì)套裝是一個(gè)簡(jiǎn)單易學(xué)、容易采納的全面開發(fā)工具包,可用于配合美高森美的低功耗FPGA和SoC FPGA進(jìn)行設(shè)計(jì)。

最高安全性、最低功耗

Steve Litchfield介紹,美高森美的IGLOO2 FPGA及SmartFusion2 SoC FPGA在低密度器件中騰出更多資源,并且功耗最低,具有久經(jīng)證明的安全性和卓越的可靠性。這些器件的功耗降低30至50%,理想用于一般功能,如千兆以太網(wǎng)或雙PCI Express控制平面、橋接功能、輸入/輸出(I/O)擴(kuò)展和轉(zhuǎn)換、視頻圖像處理、系統(tǒng)管理和安全連接性。

與SRAM FPGA相比,美高森美基于閃存的FPGA的靜漏電流低1000倍,顯著降低了靜態(tài)功耗。此外,運(yùn)行PCIe Gen2 SERDES信道的功耗是70 mW,F(xiàn)lash*Freeze超低功耗模式時(shí)功耗低達(dá)12 mW,這三者相結(jié)合,使得工程師的設(shè)計(jì)的總功耗降低達(dá)50%

創(chuàng)新性RV32IM RISC-V內(nèi)核

2016年值得注意的是人們對(duì)RISC-V開源指令集架構(gòu)(ISA)的興趣增加。Steve Litchfield指出,美高森美2016年的重大戰(zhàn)略創(chuàng)新是RV32IM RISC-V內(nèi)核,該內(nèi)核可用于美高森美的 IGLOO2 FPGA、SmartFusion2 SoC FPGA或RTG4 FPGA,配備位于Linux平臺(tái)上基于Eclipse的SoftConsole集成開發(fā)環(huán)境(IDE),以及提供全面設(shè)計(jì)支持的Libero SoC設(shè)計(jì)套裝。該產(chǎn)品使美高森美成為向RISC-V設(shè)計(jì)提供全面軟件工具鏈和知識(shí)產(chǎn)權(quán)內(nèi)核的FPGA供應(yīng)商。

Steve Litchfield介紹,美高森美新的RV32IM RISC-V內(nèi)核是與SiFive合作開發(fā)的,使客戶能夠利用ISA進(jìn)行設(shè)計(jì),實(shí)現(xiàn)全面移殖性和更安全的處理器架構(gòu)。該RV32IM RISC-V內(nèi)核為嵌入式設(shè)計(jì)人員打開了新一代創(chuàng)新之門?,F(xiàn)在,工程師能夠依靠開放ISA,不受單一供貨商限制,并利用開源工具和硬件。

 


此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。