《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > EDA與制造 > 業(yè)界動(dòng)態(tài) > Synopsys推出完整的HBM2 IP解決方案

Synopsys推出完整的HBM2 IP解決方案

為圖形和高性能計(jì)算SoC提供超過(guò)300GB/s的帶寬
2017-08-01

  新的DesignWare HBM2控制器、PHY和驗(yàn)證IP帶來(lái)高帶寬、節(jié)能系統(tǒng)

  亮點(diǎn):

  ·完整的HBM2 IP解決方案,包括PHY、控制器和驗(yàn)證IP,在降低整合風(fēng)險(xiǎn)的同時(shí)最大限度地縮短產(chǎn)品上市時(shí)間。

  ·DesignWare IP的實(shí)施可支持高達(dá)2400 Mb/s的傳輸速率,比JEDEC標(biāo)準(zhǔn)規(guī)格快20%。

  ·偽信道模式實(shí)現(xiàn)了信道數(shù)量翻倍,從而減少抓取量并提高性能。

  ·HBM2 IP基于新思的硅驗(yàn)證HBM和DDR4 IP,已經(jīng)被整合到數(shù)百種SoC(片上系統(tǒng))設(shè)計(jì)中。

  新思科技(Synopsys, Inc.,納斯達(dá)克股票市場(chǎng)代碼:SNPS)今天推出了完整的DesignWare? High Bandwidth Memory 2 (HBM2) IP解決方案,其中包括控制器、PHY和驗(yàn)證IP,使設(shè)計(jì)人員能獲得高達(dá)307 GB/s的總帶寬,相當(dāng)于以3200Mb/s運(yùn)行的DDR4接口傳輸速率的12倍。此外,DesignWare HBM2 IP解決方案的能源效率比DDR4的高約10倍。高級(jí)圖形、高性能計(jì)算 (HPC) 和網(wǎng)絡(luò)應(yīng)用需要更大的內(nèi)存帶寬才能追趕上因先進(jìn)處理技術(shù)而不斷提高的計(jì)算性能。設(shè)計(jì)人員可以借助DesignWare HBM2 IP解決方案,以最小的功耗和低延遲實(shí)現(xiàn)內(nèi)存的吞吐量要求。新的DesignWare HBM2 IP解決方案建立在新思的硅驗(yàn)證HBM和DDR4 IP基礎(chǔ)上,已經(jīng)通過(guò)了數(shù)百次設(shè)計(jì)驗(yàn)證,被應(yīng)用于數(shù)百萬(wàn)個(gè) SoC,使設(shè)計(jì)人員能降低整合風(fēng)險(xiǎn),加快新標(biāo)準(zhǔn)的采用。

  “我們選擇了新思的DesignWare HBM2 IP解決方案是為了將16GB HBM2內(nèi)存的帶寬和能源效率充分應(yīng)用于我們的Radeon? Vega Frontier Edition顯卡中?!盇MD公司副總裁兼產(chǎn)品首席技術(shù)官Joe Macri稱,“新思在內(nèi)存接口方面深厚的專業(yè)知識(shí),使我們能夠?qū)BM2 IP成功地整合到 ‘Vega’ CPU架構(gòu)中,實(shí)現(xiàn)強(qiáng)大的功耗和內(nèi)存帶寬目標(biāo),服務(wù)于機(jī)器學(xué)習(xí)和高級(jí)圖形應(yīng)用程序?!?/p>

  完整的DesignWare HBM2 IP解決方案提供的獨(dú)特功能,能夠使設(shè)計(jì)人員實(shí)現(xiàn)內(nèi)存帶寬、延遲和功耗目標(biāo)。DesignWare HBM2控制器支持鎖定步驟或內(nèi)存交錯(cuò)模式下的偽信道操作,使用戶能在各自的流量模式基礎(chǔ)上實(shí)現(xiàn)帶寬最大化。HBM2控制器和PHY都采用了DFI 4.0兼容接口,簡(jiǎn)化了自定義DFI兼容控制器和PHY的整合。

  DesignWare HBM2 PHY IP提供四種經(jīng)過(guò)試驗(yàn)的電源管理狀態(tài)和快速頻率切換,使SoC能通過(guò)不同運(yùn)行頻率之間的快速切換,進(jìn)行功耗管理。DesignWare HBM2 PHY支持符合JEDEC HBM2 SDRAM標(biāo)準(zhǔn)的引腳陣列,以實(shí)現(xiàn)最短的2.5D封裝路由和最高的信號(hào)完整性。為了簡(jiǎn)化HBM2 SDRAM測(cè)試,DesignWare HBM2 PHY IP還提供帶有訪問(wèn)回路模式的IEEE 1500端口,用于測(cè)試和試驗(yàn)SoC與HBM2 SDRAM之間的鏈接。

  Synopsys的HBM的VC驗(yàn)證IP完全符合HBM JEDEC規(guī)范(包括HBM2),并提供協(xié)議、方法、驗(yàn)證和生產(chǎn)力功能,包括內(nèi)置協(xié)議檢查、覆蓋和驗(yàn)證計(jì)劃,以及Verdi?協(xié)議感知調(diào)試和性能分析,使用戶能快速驗(yàn)證基于HBM的設(shè)計(jì)。

  “在增加內(nèi)存帶寬的同時(shí)避免功耗和面積負(fù)擔(dān)過(guò)重對(duì)于圖形、HPC和網(wǎng)絡(luò)應(yīng)用來(lái)說(shuō)至關(guān)重要?!盨ynopsys IP市場(chǎng)副總裁John Koeter稱,“作為領(lǐng)先的內(nèi)存IP供應(yīng)商,Synopsys與多位主要客戶緊密合作開發(fā)了HBM2 IP解決方案,使設(shè)計(jì)人員能滿足不斷增長(zhǎng)的吞吐量要求,同時(shí)改善高性能SoC設(shè)計(jì)的延遲和功耗?!?/p>

  可用性和資源

  目前,DesignWare HBM2 PHY和VC驗(yàn)證IP可用于14納米至7納米的處理技術(shù),其他處理技術(shù)正在開發(fā)中。欲知有關(guān)DesignWare HBM2控制器IP的適用性信息,請(qǐng)聯(lián)系Synopsys。

  ·注冊(cè)參加即將舉行的在線講座:DDR4 or HBM2 High Bandwidth Memory: How to Choose Now(DDR4 還是 HBM2高帶寬內(nèi)存:如何選擇?)

  ·了解更多有關(guān)DesignWare HBM2 IP的信息

  ·了解更多有關(guān)VC Verification IP for HBM2的信息


本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無(wú)法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問(wèn)題,請(qǐng)及時(shí)通過(guò)電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。