《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 業(yè)界動態(tài) > Xilinx 與 Barefoot Networks展示面向5G 的可編程性與可視性需求

Xilinx 與 Barefoot Networks展示面向5G 的可編程性與可視性需求

2018-03-07

中國北京— All Programmable技術和器件的全球領先企業(yè)賽靈思公司(Xilinx, Inc.,(NASDAQ:XLNX)),與 Barefoot Networks 聯(lián)袂演示了可幫助網(wǎng)絡運營商以納秒級精細粒度對每個數(shù)據(jù)包實現(xiàn)可視性的端到端網(wǎng)絡性能監(jiān)控解決方案。Barefoot Networks 是首創(chuàng)全球最快速 P4 可編程 6.5Tb/s 以太網(wǎng)交換機 ASIC -- Tofino 的公司,同時還是推出了全球首款能幫助用戶全面了解其網(wǎng)絡中每個數(shù)據(jù)包傳輸情況的網(wǎng)絡監(jiān)控系統(tǒng)的公司。

隨著 5G 部署競爭的加劇,能否為新一代服務與應用提供高性能及全面可視性的網(wǎng)絡基礎設施對獲得商業(yè)成功至關重要。5G 可支持一系列功能豐富的應用,適用于汽車、通信、國防、醫(yī)療保健、工業(yè)生產(chǎn)以及媒體等多種不同的市場。這些全新的服務需要更低時延、更高帶寬、更高終端設備功能的支持,同時也需要能將網(wǎng)絡切分用于不同的應用。監(jiān)控網(wǎng)絡性能可以了解時延、帶寬及服務質量(QoS)等眾多參數(shù),這對服務配置和保持客戶服務質量至關重要。 

Barefoot Networks 產(chǎn)品、業(yè)務及戰(zhàn)略副總裁 Ed Doe 表示:“P4 可編程性將支持‘計算網(wǎng)絡’等新模式,讓網(wǎng)絡發(fā)揮計算加速器的作用。帶 INT 功能且基于 Barefoot Tofino ASIC 的 P4 交換機與帶 INT 功能并基于賽靈思 FPGA 的 P4 SmartNIC 完美結合在一起,不僅有助于 5G 網(wǎng)絡運營商獲得針對每個數(shù)據(jù)包的可視圖,同時也能定義網(wǎng)絡中的創(chuàng)新特性,從而增加計算資源,加速 VNF 性能。Barefoot Deep Insight 可幫助他們對任何導致性能下降的故障或問題實現(xiàn)實時的可視化,同時對其進行分析與檢測、明確問題根源并解決問題,以便在向基于 NFV 的基礎設施的轉型過程中確??蛻舴占墑e協(xié)議 (SLA)不受影響?!?span style="text-indent: 2em;"> 

賽靈思通信市場副總裁 Farhad Shafai 表示:“賽靈思非常高興能夠與 Barefoot Networks 合作演示 P4 的可編程能力,因為這個可編程性不僅可應用于網(wǎng)絡交換機,同時也能應用于服務器中的 SmartNIC。5G 網(wǎng)絡中的網(wǎng)絡功能虛擬化(NFV)需要以線路速率處理 100G/200G 的數(shù)據(jù)包,進而提供 vOLT 與 vBNG 等服務。為了能實現(xiàn)上述特性,器件需要能夠支持 L2/L3 處理、流分類、流緩沖、OvS、TCP/IP 以及 100/200G 數(shù)據(jù)包速率下的 VXLAN/NVGRE 卸載功能。在基于賽靈思 FPGA 的 P4 可編程 SmartNIC 上實現(xiàn)上述功能不僅可以增強網(wǎng)絡性能,同時還能獲得 Barefoot Deep Insight 分析功能帶來的可視性優(yōu)勢,這使得網(wǎng)絡運營商能使用這種功能來精準鎖定數(shù)據(jù)包在網(wǎng)絡中通過整條路徑時的問題所在。” 

Barefoot Tofino 是全球首款終端用戶可編程的以太網(wǎng)交換機 ASIC 系列。該交換機通過 P4 使得客戶在短短幾分鐘之內就能定義轉發(fā)層的功能性,從而為廣泛系列的用例帶來可編程性與高性能。自 2017 年全面發(fā)布以來,Tofino 即被客戶廣泛應用于各種各樣的細分市場領域,如超大規(guī)模的數(shù)據(jù)中心、企業(yè)及服務供應商等,幫助他們充分利用可編程功能來滿足與日俱增的網(wǎng)絡功能和性能要求。 

Barefoot Deep Insight 是全球首款針對網(wǎng)絡中所有數(shù)據(jù)包實現(xiàn)全面可視性的網(wǎng)絡監(jiān)控系統(tǒng)。Deep Insight 能檢測到網(wǎng)絡中幾乎所有異常情況,如微暴流 (microburst) 、擁塞問題以及負載平衡問題等。這就有助于客戶了解其網(wǎng)絡中各個數(shù)據(jù)包的四大基本問題:1) 數(shù)據(jù)包是怎么來的?2) 為什么來?3) 延遲了多長時間?以及 4) 為什么會延遲?Deep Insight 現(xiàn)已面向重要客戶及合作伙伴提供。 

SmartNIC 采用賽靈思最新的 UltraScale+? 16nm FPGA 器件,可用業(yè)界首款面向 FPGA 的 P4 編譯器進行編程,同時支持部分重配置等特性,使用戶能編程定制加速 IP 及數(shù)據(jù)包處理功能,此外也支持多速率網(wǎng)絡 (10/25/40/50/100G) 接口,最高支持采用 PCIe Gen3x16 的高達 100Gbps 的主機接口以及配置連接主機應用的軟件驅動器。


本站內容除特別聲明的原創(chuàng)文章之外,轉載內容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創(chuàng)文章及圖片等內容無法一一聯(lián)系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。