基于改進(jìn)型Q矩陣LDPC編碼的硬件實(shí)現(xiàn) | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>320 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:在DVB-S2中使用LDPC碼,設(shè)計(jì)了一種準(zhǔn)規(guī)則Q矩陣LDPC碼編碼器。其編碼復(fù)雜度與信息位的長(zhǎng)度成正比,有效降低了編碼復(fù)雜度和設(shè)計(jì)難度。根據(jù)具體實(shí)現(xiàn)要求,在QuartusII平臺(tái)上用FPGA實(shí)現(xiàn)了可變碼率及碼長(zhǎng)的編碼器。結(jié)果證明其硬件資源占用很少,實(shí)現(xiàn)比較簡(jiǎn)單。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2