《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 嵌入式技術(shù) > 業(yè)界動態(tài) > 生而為速,Xilinx專為聯(lián)網(wǎng)和存儲加速優(yōu)化推出全新 Virtex UltraScale+ VU23P FPGA

生而為速,Xilinx專為聯(lián)網(wǎng)和存儲加速優(yōu)化推出全新 Virtex UltraScale+ VU23P FPGA

2020-05-26
來源:賽靈思

2020 年 5 月 26日,中國北京 —— 自適應(yīng)和智能計算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.,(NASDAQ: XLNX))今日宣布推出專為聯(lián)網(wǎng)存儲加速而優(yōu)化的 UltraScale+ FPGA 產(chǎn)品系列最新成員 Virtex? UltraScale+? VU23P FPGA,通過獨特方式綜合多種資源,實現(xiàn)了更高效率數(shù)據(jù)包處理和可擴展的數(shù)據(jù)帶寬,致力于為聯(lián)網(wǎng)和存儲應(yīng)用突破性的性能。在數(shù)據(jù)指數(shù)級增長對智能化、靈活應(yīng)變的網(wǎng)絡(luò)和數(shù)據(jù)中心解決方案提出極高要求的今天,全新 VU23P FPGA 為行業(yè)提供了所需的最大吞吐量、強大的數(shù)據(jù)處理能力以及靈活性優(yōu)勢,使其可以適應(yīng)不斷演進發(fā)展的連接標準,并滿足當前與未來需求。

 

 

圖片13.png

圖:Xilinx推出專為網(wǎng)絡(luò)和存儲加速優(yōu)化的全新Virtex UltraScale+ FPGA

 

VU23P 具備一系列卓越特性,它在 Virtex UltraScale 產(chǎn)品組合中實現(xiàn)了最高的查找表和嵌入式存儲器(塊 RAM)與 DSP 片之比,能夠在尺寸和功耗不變的情況下進行高吞吐量處理。它采用 35mmx35mm 小型封裝,尺寸小巧卻能提供超強算力,使之成為 SmartNIC 等高密度服務(wù)器環(huán)境的理想選擇。該器件的 58G PAM4 收發(fā)器可支持高達 200G 的 SmartNIC 和網(wǎng)絡(luò)系統(tǒng),采用最先進的 PCIe Gen 4 連接功能實現(xiàn)最大 I/O 帶寬。借助 VU23P FPGA 加速,多種應(yīng)用可以從中取得以下顯著優(yōu)勢:

 

 SmartNIC:通過將處理卸載到基于 FPGA 的 SmartNIC,用戶能夠大幅提升服務(wù)器性能、降低系統(tǒng)級總擁有成本( TCO ),同時實現(xiàn)快速的功能創(chuàng)新。采用 Virtex UltraScale+ VU23P FPGA 的 SmartNIC 能夠根據(jù)工作負載情況實現(xiàn)高達 2x100G 的應(yīng)用。小型封裝選項則有助于靈活構(gòu)建適用于高密度服務(wù)器集群的多樣化解決方案。

 NMVe-oF:NVMe over Fabrics,也稱為 NVMe-oF 或光纖通道非易失性存儲器標準,是一種在設(shè)計上使用 NVMe 協(xié)議通過網(wǎng)絡(luò)架構(gòu)將主機連接到存儲的協(xié)議規(guī)范。Virtex UltraScale+ VU23P 能夠針對多種類型的存儲工作負載實現(xiàn)強化加速,包括數(shù)據(jù)壓縮、數(shù)據(jù)解壓縮、數(shù)據(jù)重復(fù)刪除、排序器功能,同時提高總體存儲利用率,最大限度減輕 CPU 負擔。憑借小型封裝和兼容 PCIe Gen 4 能力,這款新型 Virtex UltraScale+ FPGA 可提供無與倫比的單位面積性能,既實現(xiàn)了靈活部署,也降低了存儲系統(tǒng)的總擁有成本。

 融合接入前傳:在有線通信中,使用融合接入前傳網(wǎng)關(guān)便于通過單個接口承載所有業(yè)務(wù)且不會劣化性能。新款 VU23P FPGA 賦予不同器件不同“個性”,可以針對網(wǎng)絡(luò)基礎(chǔ)設(shè)施中的每個部署進行選擇,它支持多種類型的標準,包括以太網(wǎng)前傳、 OTN 前傳和 PON 前傳。此外,集成型 PCIe Gen 4 IP 也為虛擬化現(xiàn)有無線電的基帶處理提供了途徑。

 

作為一款突破性器件,VU23P FPGA 將助力新一代聯(lián)網(wǎng)和存儲系統(tǒng)設(shè)計人員在競爭中迅速占領(lǐng)先機。

 

關(guān)于賽靈思 

賽靈思致力于通過開發(fā)高度靈活和自適應(yīng)的處理平臺,為從端點到邊緣再到云端的多種不同技術(shù)的快速創(chuàng)新提供支持。賽靈思是 FPGA、硬件可編程 SoC 及 ACAP 的發(fā)明者,旨在提供業(yè)界最具活力的處理器技術(shù),實現(xiàn)自適應(yīng)、智能且互連的未來世界。

 


本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。