《電子技術應用》
您所在的位置:首頁 > 嵌入式技術 > 業(yè)界動態(tài) > Zynq-7000系列嵌入式處理器,PS和PL端的協(xié)同設計

Zynq-7000系列嵌入式處理器,PS和PL端的協(xié)同設計

2023-01-04
來源:雷達通信電子戰(zhàn)

  知道ZedBoard是性價比相對比較高的入門FPGA+ARM架構設計的開發(fā)板,網(wǎng)上關于它的資料也是特別豐富。今天給大家推薦的這個中英文的《The Zynq Book》是全面的介紹Zynq Soc的較好的材料。 所有的Zynq-7000芯片具有相同的架構,是以ARM處理器系統(tǒng)為基礎,它包含了一顆雙核ARM Cortex-A9處理器,它與軟核Microbraze是不同的,它是一顆專用的“硬核”,不占用FPGA的邏輯資源,并且比Microbraze有更高的性能。

49.JPG

  Zynq-7000系列芯片的邏輯資源(PL)是不同的,Z-7020以下是基于A7 FPGA的,Z-7030以上是基于K7的,資源數(shù)量有所不同。而我們使用的Zedboard是Z-7020的。

 48.JPG

  Zynq中所說的PS是指ARM處理器,PL是指FPGA部分,它們之間的主要連接方式是高帶寬低延遲的AXI接口,這也是Zynq上主要的數(shù)據(jù)通信機制,AXI_ACP是用于PL的一個cache一致性主機端口,AXI_HP用于PL的四個高性能/大帶寬主機端口,AXI_GP是通用端口,兩個主機端口,兩個從機端口。

47.JPG

  PS和PL端的協(xié)同設計是Zynq嵌入式系統(tǒng)設計的重要部分,PL適合并行流處理,而PS適合控制或具有串行執(zhí)行特性的部分以及浮點計算等。 另外,Zynq處理器系統(tǒng)并非只有ARM處理器,除了一個應用處理器單元(APU),還有拓展外設接口、cache存儲器、存儲器接口、互聯(lián)接口和時鐘發(fā)生電路等。

46.JPG

  其中APU主要由兩個ARM處理核組成,每個都關聯(lián)了一些可計算單元:一個NEONTM媒體處理引擎和浮點單元,一個內存管理單元和一個一級cache存儲器等。其中NEON指令是對標準ARM指令集的拓展,可直接使用,NEON引擎實現(xiàn)了單指令多數(shù)據(jù)(SIMD)功能來實現(xiàn)媒體和DSP類算法的加速。

45.JPG

  從編程的角度來看,對ARM指令的支持之前是由xilinx的SDK軟件來實現(xiàn)的,不過現(xiàn)在都統(tǒng)一到viTIs軟件中了,它包含了開發(fā)部署在ARM處理器上的軟件所需的全部內容。目前最新的版本是viTIs 2022.2,我們使用的是2021.2。



更多信息可以來這里獲取==>>電子技術應用-AET<<

mmexport1621241704608.jpg

本站內容除特別聲明的原創(chuàng)文章之外,轉載內容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創(chuàng)文章及圖片等內容無法一一聯(lián)系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。