《電子技術(shù)應用》
您所在的位置:首頁 > 模擬設計 > 業(yè)界動態(tài) > 臺積電今年SoIC月產(chǎn)能目標上調(diào)至5000-6000顆

臺積電今年SoIC月產(chǎn)能目標上調(diào)至5000-6000顆

AMD、蘋果感興趣
2024-01-19
來源:IT之家

最新行業(yè)報告顯示,臺積電正積極上調(diào)系統(tǒng)級集成單芯片(SoIC)的產(chǎn)能計劃,計劃到 2024 年年底,月產(chǎn)能躍升至 5000-6000 顆,以應對未來人工智能(AI)和高性能計算(HPC)的強勁需求。

1.png

AMD 是臺積電 SoIC 的首發(fā)客戶,其最新 AI 芯片產(chǎn)品 MI300 搭配 SoIC 和 CoWoS 封裝,如果能取得成功,那么將成為臺積電 SoIC 的一大“代表作”。

臺積電最大的客戶蘋果公司對 SoIC 非常感興趣。蘋果計劃讓 SoIC 搭配熱塑碳纖板復合成型技術(shù),目前正小量試產(chǎn),預計 2025-2026 年量產(chǎn),擬應用在 Mac、iPad 等產(chǎn)品,制造成本比當前方案更具有優(yōu)勢。

2.png

業(yè)內(nèi)人士分析稱,蘋果這一路線主要是基于產(chǎn)品設計、定位、成本等綜合考量。若未來 SoIC 順利導入筆電、手機等消費電子產(chǎn)品,有望創(chuàng)造更多需求,并大幅提升其他大客戶的跟進意愿。

編者注:臺積電 SoIC 是業(yè)內(nèi)第一個高密度 3D chiplet 堆疊技術(shù)。SoIC 設計是在創(chuàng)造鍵合界面,讓芯片可以直接堆疊在芯片上。

封裝技術(shù)主要指標為凸點間距(Bump Pitch),凸點間距越小,封裝集成度越高,難度越大,臺積電的 3D SoIC 的凸點間距最小可達 6um,居于所有封裝技術(shù)首位。

3.png

SoIC 是一種“3D 封裝最前沿”技術(shù),是臺積電異構(gòu)小芯片封裝的關(guān)鍵,具有高密度垂直堆疊性能。與 CoWoS 及 InFo 技術(shù)相比,SoIC 可提供更高的封裝密度、更小的鍵合間隔,還可以與 CoWoS / InFo 共用,基于 SoIC 的 CoWoS / InFo 封裝將帶來更小的芯片尺寸,實現(xiàn)多個小芯片集成。

業(yè)內(nèi)人士表示,SoIC 在 2023 年年底,月產(chǎn)能為 2000 顆,原本計劃 2024 年擴大到 3000-4000 顆,而最新計劃被上調(diào)至 5000-6000 顆,而且 2025 年目標月產(chǎn)能再翻番。

CoWoS 是一項經(jīng)過 15 年發(fā)展的成熟技術(shù),預計到今年年底月產(chǎn)能將達到 30000 至 34000 件。

weidian.jpg

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。