《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 模擬設(shè)計 > 業(yè)界動態(tài) > 消息稱三星背面供電芯片測試結(jié)果良好

消息稱三星背面供電芯片測試結(jié)果良好

有望提前導(dǎo)入
2024-02-29
來源:IT之家

據(jù)韓媒 Chosunbiz 報道,三星電子近日在背面供電網(wǎng)絡(luò)(BSPDN)芯片測試中獲得了好于預(yù)期的成果,有望提前導(dǎo)入未來制程節(jié)點。

傳統(tǒng)芯片采用自下而上的制造方式,先制造晶體管再建立用于互連和供電的線路層。但隨著制程工藝的收縮,傳統(tǒng)供電模式的線路層越來越混亂,對設(shè)計與制造形成干擾。

BSPDN 技術(shù)將芯片供電網(wǎng)絡(luò)轉(zhuǎn)移至晶圓背面,可簡化供電路徑,解決互連瓶頸,減少供電對信號的干擾,最終可降低平臺整體電壓與功耗。對于三星而言,還特別有助于移動端 SoC 的小型化。

1.png

參考韓媒報道,三星電子在測試晶圓上對兩種不同的 ARM 內(nèi)核設(shè)計進(jìn)行了測試,在芯片面積上分別減小了 10% 和 19%,同時還獲得了不超過 10% 的性能、頻率效率提升。

Chosunbiz 稱,三星此前考慮在 2027 年左右的 1.7nm(IT之家注:此處存疑,以往報道中為 1.4nm)工藝中實現(xiàn)背面供電技術(shù)的商業(yè)化,但由于目前超額完成了開發(fā)目標(biāo),預(yù)計將修改路線圖,最早在明年推出的 2nm 中應(yīng)用。

三星電子的兩大競爭對手臺積電和英特爾也積極布局背面供電領(lǐng)域:其中英特爾將于今年的 20A 節(jié)點開始推出其 BSPDN 實現(xiàn) PowerVia;而根據(jù)科技博客 More Than Moore 消息,臺積電預(yù)計將在 2025 年推出標(biāo)準(zhǔn) N2 節(jié)點后 6 個月左右發(fā)布對應(yīng)的背面供電版本。

2.png


weidian.jpg

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。