《電子技術應用》
您所在的位置:首頁 > EDA與制造 > 業(yè)界動態(tài) > 臺積電升級CoWoS封裝技術 目標1000W功耗巨型芯片

臺積電升級CoWoS封裝技術 目標1000W功耗巨型芯片

2025-04-27
來源:快科技
關鍵詞: 臺積電 CoWoS 封裝

4月25日消息,如今的高端計算芯片越來越龐大,臺積電也在想盡辦法應對,如今正在深入推進CoWoS封裝技術,號稱可以打造面積接近8000平方毫米、功耗1000W級別的巨型芯片,而性能可比標準處理器高出足足40倍。

目前,臺積電CoWoS封裝芯片的中介層面積最大可以做到2831平方毫米,是臺積電光罩尺寸極限的大約3.3倍——EUV極紫外光刻下的光罩最大可以做到858平方毫米,臺積電用的是830平方毫米。

NVIDIA B200、AMD MI300X等芯片,用的都是這種封裝,將大型計算模塊和多個HBM內存芯片整合在一起。

1.jpg

明年或稍晚些時候,臺積電會推出下一代CoWoS-L封裝技術,中介層面積可以做到4719平方毫米,是光罩極限的大約5.5倍,同時需要10000平方毫米(100x100毫米)的大型基板。

它可以整合最多12顆HBM內存,包括下一代HBM4。

這還不算完,臺積電還計劃進一步將中介層做到7885平方毫米,也就是光照極限的約9.5倍,并需要18000平方毫米的基板,從而封裝最多4顆計算芯片、12顆HBM內存,以及其他IP。

要知道,這已經超過了一個標準的CD光盤盒(一般142×125毫米)!

仍然沒完,臺積電還在繼續(xù)研究SoW-X晶圓級封裝技術,目前只有Cerabras、特斯拉使用。

2.png

如此巨型芯片除了需要復雜的封裝技術,更會帶來高功耗、高發(fā)熱的挑戰(zhàn),臺積電預計能達到1000W級別。

為此,臺積電計劃在CoWoS-L封裝內的RDL中介層上,直接集成一整顆電源管理IC,從而縮短供電距離,減少有源IC數量,降低寄生電阻,改進系統(tǒng)級供電效率。

這顆電源管理IC會使用臺積電N16工藝、TSV硅通孔技術制造。

散熱方面,直觸式液冷、浸沒式液冷,都是必須要考慮的。

另外,OAM 2.0模塊形態(tài)的尺寸為102×165毫米,100×100毫米基板已經接近極限,120×150毫米就超過了,因此需要行業(yè)同步制定新的OAM形態(tài)標準。

3.png

4.png


Magazine.Subscription.jpg

本站內容除特別聲明的原創(chuàng)文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創(chuàng)文章及圖片等內容無法一一聯(lián)系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。