ASIC設(shè)計(jì)工程師" title="設(shè)計(jì)工程師">設(shè)計(jì)工程師有著不錯(cuò)的職業(yè)前景,只要他們不會(huì)在需要提高技能水平的時(shí)候還“紋絲不動(dòng)”。就像一個(gè)資深工程師所解釋的那樣,并不是今天不需要那么多的ASIC設(shè)計(jì)人才,而是將來(lái)技術(shù)的發(fā)展將改變工程師在技術(shù)行業(yè)的角色。
加利福尼亞大學(xué)伯克利分校電氣工程與計(jì)算科學(xué)系的知名教授Jan Rabaey說(shuō),十多年前ASIC是最熱門的設(shè)計(jì)方法,但是種種因素的原因使之無(wú)法快速發(fā)展起來(lái)。Rabaey目前的研究方向是下一代整合式無(wú)線系統(tǒng)的概念和執(zhí)行。他說(shuō):“從設(shè)計(jì)到制作再到冒險(xiǎn),各個(gè)過(guò)程的成本的增加,都是導(dǎo)致這個(gè)吸引人的領(lǐng)域大不如前的原因?!?
當(dāng)大多數(shù)公司依然在使用ASIC設(shè)計(jì)時(shí),一種新的采用hold—FPGA的設(shè)計(jì)模式正在興起,這種可編程" title="可編程">可編程設(shè)計(jì)方式對(duì)硬件沒(méi)有過(guò)多要求,而且能夠幫助公司避免ASIC帶來(lái)的成本增加。但是FPGA設(shè)計(jì)卻在其它方面增加了成本,例如電能消耗。
對(duì)于任何一個(gè)工程師來(lái)說(shuō),他們的職業(yè)目標(biāo)都是要決定選擇哪種設(shè)計(jì)途徑:ASIC還是FPGA?并在選好之后將注意力集中在提高專業(yè)技能上。
在ASIC還未萌芽時(shí)就已進(jìn)入工程領(lǐng)域的Rabaey說(shuō):“有了FPGA,工程師有很多機(jī)會(huì)可以進(jìn)行系統(tǒng)級(jí)操作?!边@條路唯一的缺點(diǎn)就是竟?fàn)幐蛹ち?,因?yàn)樗亲钊菀走M(jìn)行技能再學(xué)習(xí)的方式。只要工程師已經(jīng)有一些輸入語(yǔ)言的技能,他就可以很容易轉(zhuǎn)移到FPGA這條道路上來(lái)。他說(shuō):“如果你已經(jīng)在ASIC領(lǐng)域工作了10到15年,但還沒(méi)有提高你的技能,那么可能你將輕松地轉(zhuǎn)而采用這種設(shè)計(jì)方式,只要你學(xué)習(xí)一些課程,參加一些短期培訓(xùn)班。但是我認(rèn)為,作為一個(gè)工程師,最需要的就是能夠?yàn)榭删幊淘O(shè)備的新應(yīng)用而進(jìn)行系統(tǒng)級(jí)設(shè)計(jì)?!?
要有所發(fā)展并且保住自己的飯碗,工程師們就必須獲取相應(yīng)的知識(shí),通過(guò)課程學(xué)習(xí)來(lái)了解他們正在建造的系統(tǒng),而對(duì)于那些想要轉(zhuǎn)移到無(wú)線行業(yè)的工程師而言,網(wǎng)絡(luò)方面的" title="面的">面的良好教育會(huì)使其獲益匪淺。
Rabaey已經(jīng)清楚地看到了他選擇的領(lǐng)域里所發(fā)生的變革,他說(shuō):“工程設(shè)計(jì)正在成為一門綜合性的職業(yè)。在我剛入行" title="入行">入行那時(shí),它是一門手藝,一種藝術(shù)?,F(xiàn)在它已經(jīng)成為了一門科學(xué),在我們建造更為復(fù)雜的系統(tǒng)的時(shí)候,這門科學(xué)的工具也越來(lái)越銳利。工程師必須時(shí)刻緊跟技術(shù)發(fā)展" title="技術(shù)發(fā)展">技術(shù)發(fā)展的腳步?!?