Altera公司(NASDAQ: ALTR)今天宣布,Stratix III FPGA在其LVDS I/O上支持串行千兆位介質(zhì)無關(guān)接口(SGMII)。Stratix III LVDS I/O的接口速率達到1.25 Gbps,滿足SGMII嚴格的抖動性能要求,支持不含收發(fā)器的三速以太網(wǎng)(10/100/1000 Mbps)接口。Stratix III FPGA是業(yè)界首款在LVDS引腳上支持千兆以太網(wǎng)SGMII的可編程" title="可編程">可編程邏輯器件,降低了每個器件的成本和功耗,提供更多的接口。?
Stratix III FPGA的SGMII I/O支持器件通過小外形可插拔(SFP)光模塊來連接千兆以太網(wǎng)端口。用戶使用Stratix III FPGA的LVDS通道,可以在多端口應(yīng)用中集成較多的千兆以太網(wǎng)通道,例如96端口SGMII交換機等。?
Altera公司高端產(chǎn)品營銷資深總監(jiān)David Greenfield評論說:“Stratix III FPGA前所未有的同時實現(xiàn)了低功耗、高性能" title="高性能">高性能和大容量" title="大容量">大容量,大大提高了客戶端的價值。Stratix III FPGA LVDS I/O的高速數(shù)據(jù)以及低抖動性能為固網(wǎng)應(yīng)用提供了高性價比的SGMII千兆以太網(wǎng)接口。”?
Stratix III FPGA LVDS通道之所以能夠支持千兆以太網(wǎng)SGMII,是因為其體系結(jié)構(gòu)具有較低的抖動,支持動態(tài)相位對齊(DPA)和軟核" title="軟核">軟核時鐘數(shù)據(jù)恢復(fù)(CDR)模式。軟核CDR在可編程架構(gòu)中以IP的形式實現(xiàn),從嵌有時鐘的數(shù)據(jù)中提取時鐘,支持SGMII。?
供貨信息?
現(xiàn)在可以提供在LVDS I/O上支持千兆以太網(wǎng)SGMII功能的Altera Stratix III FPGA。如果需要觀看怎樣采用Stratix III FPGA來構(gòu)建96端口SGMII千兆以太網(wǎng)的視頻演示,請訪問www.altera.com/b/stxiii-sgmii-poweropt-videos.html。關(guān)于Altera大容量、高性能Stratix III FPGA及其對SGMII支持的詳細信息,請訪問www.altera.com/technology/high_speed/protocols/sgmii/pro-sgmii.html。?
Altera簡介?
Altera的可編程解決方案幫助系統(tǒng)和半導(dǎo)體公司快速高效地實現(xiàn)創(chuàng)新,突出產(chǎn)品優(yōu)勢,贏得市場競爭。請訪問www.altera.com或www.altera.com.cn,了解更詳細的信息。?