《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 解決方案 > MCU&USB設備控制器IP核的設計

MCU&USB設備控制器IP核的設計

2011-09-08

  1 引言

  在傳統(tǒng)的計算機系統(tǒng)上常采用串口(如RS232)和并口連接外圍設備,但串口和并口都存在著通信速度 慢,接口獨占不利于擴展等無法克服的缺點,而通用串行總線(Universal Serial Bus,即USB)因具有傳輸 速度快、支持熱插拔、擴展方便、抗干擾強、成本低、數(shù)據(jù)傳輸質(zhì)量高、節(jié)省系統(tǒng)資源等優(yōu)點而得到了廣 泛的應用,當前它已成為計算機最常用的接口之一[1-3]。

  現(xiàn)在USB控制器主要有兩種:帶USB接口的單片機(MCU)和純粹的USB接口芯片。純粹的USB接口芯片僅處 理USB通信,必須有個外部微處理器來進行協(xié)議處理和數(shù)據(jù)交換。典型產(chǎn)品有PHILIPS公司的PDIUSBD11(I2C 接口)、PDIUSBD12(并行接口);NS公司的USBN9603/9*(并行接口)。帶USB接口的單片機從應用上又可以 分成兩類,一類是從底層設計專用于USB控制的單片機;另一類是增加了USB接口的普通單片機,如Cypress 公司的EZ—USB(基于8051),選擇這類USB控制器的最大好處在于開發(fā)者對系統(tǒng)結(jié)構(gòu)和指令集非常熟悉,開 發(fā)工具簡單,但價格比較高,不利于產(chǎn)品升級和改型[4-6]。

  然而,國內(nèi)產(chǎn)品中所用到的USB 芯片都依賴進口,主要由國外的IC 設計芯片廠商如Cypress,NEC 等 一些國際著名公司提供。鑒于USB 芯片有很好的市場前景和利潤空間,盡管國內(nèi)企業(yè)或研究機構(gòu)目前還只 是處于USB 芯片應用開發(fā)的技術水平,人們還是希望自主開發(fā)出有自主知識產(chǎn)權的USB 芯片[7-9].因此,近 年來國內(nèi)也有許多單位在探索獨立設計USB 芯片。

  本論文針對USB1.1 協(xié)議規(guī)范,本著自主開發(fā)USB 控制芯片,把MCU 和USB 設備控制器用軟核的形式集成在一塊芯片上,微控制器我們是用14 位指令字長度,且是單字節(jié)指令和單周期指令,其核心指令只有 39 條,容易掌握和設計,而且完全滿足總體設計的要求。

  2 MCU&USB 設備控制器工作原理及總體設計

  整個設計的總體結(jié)構(gòu)如圖1 所示,差分信號線D+和D-連接主機,接收時主機發(fā)送的串行數(shù)據(jù)通過收 發(fā)器和USB 設備控制器解碼和校驗等處理后存儲到相應的RAM 中;發(fā)送時由仲裁模塊控制從RAM 或 ROM 中提取相應數(shù)據(jù)經(jīng)過USB 設備控制器組合和收發(fā)器串行發(fā)送給主機。MCU 主要協(xié)助USB 控制器完 成設備和主機之間的數(shù)據(jù)傳輸。

整個設計的總體結(jié)構(gòu)

  2.1 MCU 的設計

  MCU主要完成各種中斷處理,而且協(xié)助控制器使主機檢測和識別設備;設備剛插上PC時,MCU通過讀取 ROM中的指令來初始化專用功能寄存器,使能全局中斷GIE和USB中斷USBint,使控制器能及時響應各種USB 中斷;全局中斷允許位GIE置位時,允許所有中斷;清零時,禁止所有中斷。當一個中斷被響應時,GIE 位被清零以禁止其它中斷,并裝載中斷服務程序,將中斷返回地址壓入堆棧。引起裝載中斷服務程序的中 斷標志位在重新允許GIE之前通過軟件清零,以避免重復響應中斷。在中斷服務程序中,通過檢測中斷標 志位可以判斷中斷源,各中斷標志位的置位不受GIE的影響;在設備與主機通信過程中,MCU處理setup包、 in包、out包、ack、nak、stall包等的中斷處理,我們規(guī)定了USB中斷、定時器中斷、外部中斷、GPIO中斷 的中斷入口地址分別為04H、08H、0CH、10H;MCU同時還對各功能寄存器進行相應的操作,比如寫端點0的 輸入輸出包允許的最大值,數(shù)據(jù)的觸發(fā)位DSQ(即Data Toggle機制)等。

  2.2 arbRAM、arbROM(仲裁模塊)的設計

  在設計中含有兩種存儲器:程序存儲器(ROM)和數(shù)據(jù)存儲器(SRAM),這兩種存儲器都有自己的總線, 在一個時鐘周期內(nèi),可以同時對兩種存儲器進行訪問。USB 和MCU 都可以訪問SRAM 和ROM,仲裁模塊就是 為兩者同時訪問時不起沖突而設置的;USB 訪問ROM 的地址空間100h-fffh(我們把設備的描述符存放在這 里),且USB 訪問僅取14 位寬的低8 位數(shù)據(jù)。當USB 與MCU 同時訪問ROM 時,MCU 優(yōu)先。USB 與MCU 共享通 用寄存器(SRAM),當USB 的請求訪問存儲器信號到來時, USB 訪問存儲器的地址信號的高三位不等于零 時屬于USB 訪問程序存儲器的地址空間。當USB 與MCU 同時訪問通用寄存器(SRAM)時,MCU 具有優(yōu)先權。

  2.3 USB 設備控制器的設計

  USB 設備控制器是設計的重點部分,是本論文介紹的重點,總體的模塊劃分如圖2 所示;

總體的模塊劃分

  2.3.1 收發(fā)器的設計

  USB 收發(fā)器作為USB 接口的模擬前端主要把主機發(fā)送過來的模擬信號轉(zhuǎn)換成數(shù)字信號VP、VM 傳到數(shù)字鎖相環(huán)或把協(xié)議引擎發(fā)送過來的VP0、VM0 數(shù)字信號轉(zhuǎn)換成模擬信號,并完成串并和并串的轉(zhuǎn)換;

 

  收發(fā)器的模型如圖3所示,Dplus為正相USB差分數(shù)據(jù)線,Dminu為負相USB差分數(shù)據(jù)線,兩者都是雙向的。 OEn為USB發(fā)送使能,為低時作為發(fā)送功能,單相輸出口被置為高阻,為高時作為接收功能,單相輸入口被 置為高阻。

收發(fā)器的模型

  2.3.2 Dpll(數(shù)字鎖相環(huán))模塊

  數(shù)字鎖相環(huán)實現(xiàn)時鐘恢復、分頻及同步時鐘;該模塊用外部的6M時鐘CLK進行分頻,產(chǎn)生1.5M的USB系 統(tǒng)時鐘,以及把收發(fā)器產(chǎn)生的差分信號和并行信號進行鎖相,避免產(chǎn)生亞穩(wěn)態(tài)。

  2.3.3 SIE(串行接口引擎)模塊

  SIE是USB控制器的主要模塊;實現(xiàn)協(xié)議層的功能、信息包的解析和組合、同步信號識別、位填充和位 剝離、NRZI(非歸零反轉(zhuǎn))的編碼和解碼、同步字段和包結(jié)束碼的檢測和生成、CRC5、CRC16校驗等功能;圖 4是設備接收主機發(fā)送數(shù)據(jù)時的狀態(tài)機。

設備接收主機發(fā)送數(shù)據(jù)時的狀態(tài)機

  從圖4可以看出設備在沒有數(shù)據(jù)傳輸時處于空閑態(tài),低速設備空閑時D+、D-處于J態(tài),當有K態(tài)到來時 進入狀態(tài)轉(zhuǎn)換;以KJKJKK為同步位,同步字段里的最后的2位是同步字段結(jié)束的記號,并且標志了包標識 符(PID,Packet Identifier)的開始。然后根據(jù)不同的PID分別進入地址態(tài)或數(shù)據(jù)態(tài), 緊跟在地址態(tài)后面的 是端點態(tài),因為地址和端點分別是有7位和4位構(gòu)成共11位,所以只要5位CRC校驗就可以了,CRC校驗完后就要結(jié)束此次的包傳輸,USB協(xié)議中以2個SE0態(tài)和一個J態(tài)來表示包的結(jié)束。在數(shù)據(jù)態(tài)判斷是否為SE0態(tài), SE0態(tài)表示8個字節(jié)的數(shù)據(jù)都發(fā)送完畢,因為非SE0態(tài)即J、K態(tài)都表示工作態(tài),所以在數(shù)據(jù)態(tài)中如果總線上 沒有SE0到來就一直接收數(shù)據(jù)。

  2.3.4 ENDPCTL(端點控制)模塊

  設計中用到兩個端點,端點0和端點1。端點0是半雙工傳輸,主要是在設備的枚舉過程中用于控制傳輸, 端點1是在枚舉完成后的中斷傳輸中用設備和主機之間的數(shù)據(jù)傳輸。由于中斷傳輸主要是通過端點1輸入, 但也有少許輸出(如鍵盤的LED燈輸出),我們?yōu)榱斯?jié)省資源,所以由端點0完成少許的輸出。

  2.3.5 BUFCTL(緩沖器控制)模塊

  緩沖器控制模塊是USB和SRAM及ROM的連接橋梁,在主機要求輸入數(shù)據(jù)的IN token狀態(tài)時,控制器 從SRAM或ROM中取出數(shù)據(jù)送給主機或主機輸出數(shù)據(jù)的OUT token狀態(tài)時,控制器把接收到的數(shù)據(jù)存放在 SRAM中,它主要根據(jù)串行接口引擎SIE的接收或發(fā)送準備信號來控制讀寫信號,保證數(shù)據(jù)能正確傳輸。 USB與MCU共享通用寄存器區(qū),usbREQUST為來自USB的請求訪問存儲器信號,usbADDR為USB訪問存 儲器的地址信號,usbADDR[11:8]不等于零時屬于USB訪問程序存儲器的地址空間。當USB與MCU同時訪 問數(shù)據(jù)存儲器(SRAM)時,MCU具有優(yōu)先權。

  3 系統(tǒng)驗證環(huán)境

  在完成了Verilog 代碼設計后,我們進行了仿真、綜合驗證,前仿用Modelsim、綜合用Synplify Pro、 綜合后仿真用Cadence 中的NC_Verilog,主要由于NC_Verilog 在后仿中的速度要優(yōu)于Modelsim,提高了效 率;圖5 是用NC_Verilog 仿真設備的枚舉過程;

用NC_Verilog 仿真設備的枚舉過程

點擊看原圖

 

 

  任何USB 的數(shù)據(jù)傳輸都是建立在成功通過枚舉的基礎上的,只有正確完成了枚舉,USB 主機和設備之 間的通信才正在建立起來。所以枚舉是USB 通信的最關鍵的一步。在驗證過程中模擬了PC 主機向設備發(fā)送 各種命令來完成枚舉。在圖5 中pid[3:0]中D、3、9、2、1、B 分別表示Setup、DATA0、IN、Ack、Out、 DATA1。當設備插上PC 時主機會持續(xù)的SE0 來復位設備,這時設備的地址默認為00,然后主機第一次發(fā)送 Setup 包來獲取設備的前8 個設備描述符,當設備成功返回數(shù)據(jù)后,主機第二次發(fā)送Setup 包來給設備配 置地址,從圖中faddr[7:0]可以看出我們給設備配置的地址為02,在這以后主機都是通過這個地址向設備 獲取全部的18 個設備描述符和全部的配置描述符集,在取完這些描述符后主機對設備進行配置,主機就識 別出設備了。

  4 結(jié)論

  本文描述了自主研發(fā)的MCU+USB設備控制器的設計思路。用Verilog語言對其進行了RTL級描述。用 Modelsim進行前仿驗證,并在Cadence公司的NC_Verilog上通過了綜合后仿驗證。為了進一步驗證設計的正 確性,本項目選擇了XILINX公司的Virtex xc2s2006pq208芯片及XC18V02的存儲器,并把上述IP核綜合到此 FPGA上加以驗證。綜合結(jié)果表明,協(xié)議層模塊占用了1672個Slice(71%),652個Slice Registers(13%),2870個4 input LUTs(61%),51個bonded IOBs(36%)。使用上華工藝,該芯片已經(jīng)流片返回了,并通過demo 板連接到PC上,PC可以檢測出為人體輸入學設備,說明該芯片完全符合制定的設計要求。

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權者。如涉及作品內(nèi)容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。