頭條 Microchip宣布對FPGA產(chǎn)品降價30% 5月20日消息,據(jù)EEnews europe報道,芯片大廠Microchip已將其 Polarfire FPGA 和片上系統(tǒng) (SoC) 的價格降大幅低了30%。 最新資訊 中國半導(dǎo)體IP產(chǎn)業(yè),你一定要知道 在中美貿(mào)易戰(zhàn)的陰影下,半導(dǎo)體的重要程度是不言而喻的。Design and Reuse 作為老牌的IC IP市場每年在中國舉辦的會議就顯得更有分量了。作為FPGA公司的系統(tǒng)架構(gòu)師,D&R的網(wǎng)站是必須熟悉的,他們的東西從實踐上證明也比opencore上的靠譜多了。其實,就像很多有錢人講的一樣,“免費其實是最貴的!” 發(fā)表于:9/16/2019 所有內(nèi)存計算都是騙人的<(`^´)> 早上刷手機剛好看到winnie姐姐轉(zhuǎn)發(fā)upmem的內(nèi)容,對這個東西還算蠻熟,中秋月圓,借機剛一波。 發(fā)表于:9/16/2019 半導(dǎo)體設(shè)計典型公司梳理 半導(dǎo)體設(shè)計典型公司梳理 發(fā)表于:9/16/2019 高通驍龍875曝光:臺積電5nm工藝 年底前量產(chǎn) 據(jù)韓國媒體The Elec報道稱,三星將在2019年底前量產(chǎn)高通驍龍865處理器,采用三星的EUV 7nm制程。不過現(xiàn)在關(guān)于下下一代驍龍875處理器的信息來了。 發(fā)表于:9/16/2019 華中科技大學(xué)馮丹:支持近數(shù)據(jù)處理的存儲技術(shù) 近日,在2019全球閃存峰會上,國內(nèi)外閃存、存儲領(lǐng)域的重磅專家、學(xué)者從閃存技術(shù)、方案、實際應(yīng)用等角度,圍繞“閃存加速數(shù)字經(jīng)濟”這一命題探索閃存及存儲現(xiàn)狀與趨勢,為全球閃存蓬勃產(chǎn)業(yè)注入源源不斷的新動力。中國計算機學(xué)會信息存儲專委會主任委員、華中科技大學(xué)計算機學(xué)院院長馮丹,作為重磅嘉賓出席峰會并發(fā)表題為《支持近數(shù)據(jù)處理的存儲技術(shù)》的精彩演講。 發(fā)表于:9/15/2019 為快速增長的網(wǎng)絡(luò)邊緣人工智能應(yīng)用提供更高性能的解決方案 存在檢測和對象計數(shù)等網(wǎng)絡(luò)邊緣人工智能應(yīng)用越來越受歡迎,但設(shè)計人員越來越多地要求在不影響性能的情況下實現(xiàn)低功耗和小尺寸的網(wǎng)絡(luò)邊緣人工智能解決方案。萊迪思的sensAI技術(shù)集合的最新版本, 適用于ECP5和iCE40 UltraPlus FPGA,為設(shè)計人員提供了在網(wǎng)絡(luò)邊緣實現(xiàn)低功耗、高性能AI所需的硬件平臺、IP、軟件工具、參考設(shè)計和設(shè)計服務(wù)。 發(fā)表于:9/11/2019 【解讀】HotChips上這款存算一體芯片為什么這么強? UPMEM,一家成立于2015年的法國半導(dǎo)體設(shè)計公司,應(yīng)邀于2019年8月19日在HotChips會議上展示其顛覆性的存內(nèi)計算(PIM : Processing in Memory)解決方案。該解決方案能夠?qū)⒋髷?shù)據(jù)和AI應(yīng)用程序運行速度提高20倍,將能耗降低10倍。 發(fā)表于:9/11/2019 4種端接方法,教你完美解決信號端接困惑 時鐘信號衰減會增加抖動,因此對驅(qū)動器輸出的端接很重要。為了避免抖動和時鐘質(zhì)量降低的不利影響,需要使用恰當(dāng)?shù)男盘柖私臃椒ā?種端接方法分享給你們?nèi)绻銈冞€有不一樣的想法,可以在文末留言哦~(老規(guī)矩:有隨機獎品伺候哦) 發(fā)表于:9/10/2019 恩智浦宣布推出全球首款基于微控制器的離線人臉和表情識別解決方案 ? 人臉和表情識別整體解決方案具有低延遲性,且無需連接云 ? 邊緣側(cè)本地處理,有助于保護用戶隱私 ? 基于運行FreeRTOS的i.MX RT跨界微控制器(MCU),大幅降低系統(tǒng)成本和使用成本 發(fā)表于:9/10/2019 一種半帶濾波器的低功耗實現(xiàn)方法 半帶濾波器常被用于實現(xiàn)數(shù)字變頻中數(shù)字信號的2倍抽取過程。對于抽取半帶濾波器的無乘法器實現(xiàn)結(jié)構(gòu),常使用移位相加代替乘法操作減少硬件資源的使用,利用多相分解技術(shù)降低整體濾波的運算量,降低硬件實現(xiàn)總體功耗。在此基礎(chǔ)上進一步提出了一種低功耗的實現(xiàn)方法。通過Modelsim軟件仿真驗證功能正確后,最后由Design Complier軟件的綜合結(jié)果表明,與傳統(tǒng)一般移位相加實現(xiàn)結(jié)構(gòu)相比,所提出的結(jié)構(gòu)有效地降低了半帶濾波器的面積及功耗。 發(fā)表于:9/10/2019 ?…158159160161162163164165166167…?