頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設(shè)備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發(fā)的現(xiàn)場可編程門陣列(FPGA)使工程師能夠?qū)⒕哂凶远x邏輯的比特流下載到臺式編程器中立即運行,而無需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯誤或問題,設(shè)備可以在那里重新編程。 最新資訊 Xilinx擴展領(lǐng)先一代All Programmable SoC產(chǎn)品線 打造Smarter無線、廣播及醫(yī)療系統(tǒng) All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )今天宣布推出Zynq-7000系列的最新成員-Zynq?-7100 All Programmable SoC。該器件集成了業(yè)界性能最高的數(shù)字信號處理(DSP)功能,可滿足新一代“智能(Smart)”無線、廣播、醫(yī)學(xué)最嚴格的可編程系統(tǒng)集成要求。 發(fā)表于:3/20/2013 意法半導(dǎo)體(ST)通過CMP提供130納米H9A模擬CMOS制程 意法半導(dǎo)體(STMicroelectronics,簡稱ST;紐約證券交易所代碼:STM)與CMP(Circuits Multi Projets®)攜手宣布即日起通過CMP向大學(xué)、研究實驗室和設(shè)計企業(yè)提供意法半導(dǎo)體的H9A CMOS制程(130納米光刻技術(shù)節(jié)點),該樣片試制服務(wù)可提供大量模擬器件和數(shù)字器件。晶片擴散工序在意法半導(dǎo)體法國Aix-en-ProvenceRousset工廠完成。意法半導(dǎo)體正在以代工服務(wù)的形式向第三方提供這項制程,可用于制造現(xiàn)有的模擬器件平臺或在超越摩爾應(yīng)用領(lǐng)域取得的新的研發(fā)設(shè)計,如能量收集、自主智能系統(tǒng)以及家庭自動化集成系統(tǒng)。 發(fā)表于:3/18/2013 基于DDS芯片的相位相關(guān)雙通道信號源設(shè)計 采用直接數(shù)字頻率合成(DDS)芯片AD9854設(shè)計了一種任意相位相關(guān)雙通道信號源,利用FPGA可編程器件實現(xiàn)邏輯控制。該信號源可輸出兩路相干、同頻、相位差可設(shè)定的正弦信號。同時,利用DDS器件內(nèi)置的高速比較器及外圍信號調(diào)理電路,也可同時輸出三角波和方波信號。其輸出頻率范圍為0~150 MHz,頻率分辨率為1 μHz,相位調(diào)節(jié)分辨率可達0.022°。實測結(jié)果表明,該系統(tǒng)輸出信號頻率穩(wěn)定度高、相位差精確。 發(fā)表于:3/13/2013 適用于AVS的高性能整像素運動估計硬件設(shè)計 提出了一種適用于AVS的高性能整像素運動估計的硬件設(shè)計。該設(shè)計采用了二維內(nèi)置SAD加法樹計算陣列結(jié)構(gòu),通過合理的安排片上存儲,極大地降低了I/O帶寬;運用了加1電路選擇進位加法器,進一步縮小了結(jié)構(gòu)面積,提高了處理速度。實驗表明,使用SMIC 0.18 μm CMOS工藝庫在250 MHz頻率下綜合,所提出的結(jié)構(gòu)只需102 K門,滿足對AVS高清視頻實時處理的要求。 發(fā)表于:3/13/2013 意法半導(dǎo)體(ST)28納米FD-SOI技術(shù)運行速度達到3GHz 意法半導(dǎo)體(ST)宣布,其28納米FD-SOI技術(shù)平臺在測試中取得又一項重大階段性成功。繼去年12月公司宣布系統(tǒng)級芯片(SoC)集成電路成功投產(chǎn)后,意法半導(dǎo)體又宣布其法國Crolles工廠生產(chǎn)的應(yīng)用處理器引擎芯片工作頻率達到3GHz,在指定的工作頻率下新產(chǎn)品能效高于其它現(xiàn)有技術(shù)。 發(fā)表于:3/13/2013 中芯國際CEO邱慈云再次當選GSA董事 中芯國際集成電路制造有限公司(“中芯國際”,紐交所代號:SMI,港交所股份代號:981),中國規(guī)模最大、技術(shù)最先進的集成電路代工廠,今日宣布,其首席執(zhí)行官邱慈云博士再次當選全球領(lǐng)先的半導(dǎo)體行業(yè)協(xié)會之一 -- 全球半導(dǎo)體聯(lián)盟(簡稱“GSA”)董事。 發(fā)表于:3/13/2013 基于導(dǎo)航基帶芯片的UART的設(shè)計和仿真 設(shè)計了一款帶自動波特率檢測且誤差較小的UART模塊,旨在獲得良好的通信功能。該模塊支持全雙工的串行數(shù)據(jù)傳輸和紅外通信功能,且支持DMA模式以減少CPU的占用時間。UART的發(fā)送和接收通道各有一個FIFO模塊。最后,利用Verilog語言的硬件實現(xiàn)方法在FPGA平臺上進行了驗證。 發(fā)表于:3/12/2013 ATCA架構(gòu)中多網(wǎng)口后板的高效設(shè)計 介紹了多網(wǎng)口后板(RTM)的普通設(shè)計方案,提出了優(yōu)化解決方案,并從軟、硬件方面進行了比較,并且描述了新方案在卸載CPU負荷、防止“中斷風(fēng)暴”等方面的創(chuàng)新性設(shè)計。 發(fā)表于:3/12/2013 MathWorks 發(fā)布 2013a 版 MATLAB 和 Simulink 產(chǎn)品系列 MathWorks 今天宣布發(fā)布MATLAB 和 Simulink 產(chǎn)品系列的 2013a 版本(R2013a)。該版本的新特點是引入Fixed-Point Designer,它結(jié)合了Fixed-Point Toolbox和Simulink Fixed Point的功能。還包含Phased Array System Toolbox和SimRF內(nèi)的功能,增強了無線和雷達通信系統(tǒng)設(shè)計。R2013a 還更新了80 種其他產(chǎn)品,包括 Polyspace 嵌入式軟件驗證產(chǎn)品。 發(fā)表于:3/11/2013 賽靈思領(lǐng)先一代:Smarter Networks (更智能的網(wǎng)絡(luò)) 通信與網(wǎng)絡(luò)是一個規(guī)模龐大的全球性競爭行業(yè)。賽靈思作為網(wǎng)絡(luò)通信設(shè)備廠商的三大半導(dǎo)體供應(yīng)商之一,一直通過組裝、開發(fā)和收購新技術(shù)和專業(yè)技術(shù)來幫助設(shè)備廠商實現(xiàn)顯著的產(chǎn)品差異化,為其客戶提供更大價值,使其邁向更加輝煌的成功。 發(fā)表于:3/7/2013 ?…238239240241242243244245246247…?