頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發(fā)的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 基于PSoC的智能車窗控制系統設計 基于PSoC及Cyfi無線通信技術,設計了一種智能車窗控制系統方案,具有無線控制車窗升降、車窗防夾手等功能。實驗結果表明,該方案具有設計簡單靈活、操作方便、功耗低、抗干擾等特點,可作為一種無線智能控制方案應用于汽車電子領域。 發(fā)表于:9/21/2012 基于AutoSAR規(guī)范的驅動代碼生成工具箱設計與實現 針對汽車控制器中驅動代碼生成存在對硬件依賴性強、代碼格式不規(guī)范、可重用性不強等問題,提出利用仿真建模工具Simulink/RTW、結合AutoSAR規(guī)范、基于代碼生成技術的汽車控制器驅動工具箱的設計方法。通過對驅動配置模塊的不同芯片配置及對相關參數的設置滿足多處理器需求,依據AutoSAR規(guī)范對驅動函數接口的封裝實現代碼的可重用性。最后將設計的驅動工具箱結合代碼生成模板應用于BCM車窗控制系統,實驗證明了該方法的高效性和可行性。 發(fā)表于:9/21/2012 GLOBALFOUNDRIES推出用于下一代移動設備的優(yōu)化的 FinFET 晶體管架構 GLOBALFOUNDRIES 今日推出一項專為快速增長的移動市場的最新科技,進一步拓展其頂尖的技術線路圖。GLOBALFOUNDRIES 14 nm-XM技術將為客戶展現三維 “FinFET”晶體管的性能和功耗優(yōu)勢,不僅風險更低,而且能夠更快速地推向市場,從而幫助無晶圓廠生態(tài)系統在保持其移動市場領先地位的同時,開發(fā)新一代智能移動設備。 發(fā)表于:9/21/2012 新思科技28納米DesignWare® IP贏得第100項設計 新思科技公司(Synopsys, Inc.,納斯達克股票市場代碼:SNPS)日前宣布:該公司針對多家領先的晶圓代工廠優(yōu)化的28納米工藝DesignWare IP已贏得第100項設計。其經過芯片生產驗證的28納米產品組合由多種廣泛使用的IP組成,包括用于USB、PCI Express、SATA、HDMI、DDR、MIPI的數模混合模塊,以及數據轉換器、音頻編解碼器、嵌入式存儲器和邏輯庫,其中已有數千萬芯片單元在客戶產品中使用。Synopsys的28納米DesignWare IP產品,已全面通過了工藝和電壓溫度(PVT)變化下High-K金屬柵和PolySiON工藝的芯片特性測試,以確保設計的穩(wěn)健性。憑借十多種不同的28納米工藝節(jié)點上的超過30款測試芯片成功流片,并憑借已量產的產品,Synopsys為設計者們提供了快速集成于諸如移動應用處理器,多媒體圖像聯網及存儲的SoC應用產品的IP解決方案,從而降低了設計風險及成本。 發(fā)表于:9/20/2012 基于NiosII的智能多接口片上系統設計 設計了一種基于NiosII處理器的片上系統(SoC),集成了NiosII處理器IP、PCI接口IP、網絡接口IP以及基于Wishbone總線的串行接口IP核、CAN接口IP核等。系統具有可重配置、可擴展、靈活、兼容性高、功耗低等優(yōu)點,適合于片上系統開發(fā)與應用。本設計使用Verilog HDL硬件描述語言在QuartusII環(huán)境下進行IP軟核設計、綜合、布局布線,在Model Sim下完成功能、時序仿真,在SoPC下完成系統的定制與集成,在NiosII IDE環(huán)境下完成片上系統軟件程序的開發(fā),最后在FPGA器件上實現了智能多接口功能的片上系統。 發(fā)表于:9/20/2012 基于改進的分層譯碼算法的QC-LDPC譯碼器設計 對空間數據系統委員會(CCSDS)推薦的QC-LDPC碼進行了研究,給出了改進的分層譯碼算法?;诟倪M的分層譯碼算法設計部分并行結構QC-LDPC譯碼器,譯碼速率較快,適合應用需求,并通過仿真驗證所設計的譯碼器的性能。 發(fā)表于:9/20/2012 基于FPGA的壓制性干擾源的研究與設計 提出了一種新型壓制系統的設計方案,基于現場可編程門陣列作主控,通過直接數字頻率合成技術實現中頻信號,通過混頻的方式進行頻譜搬移。系統具有寬帶阻塞式、瞄準式和掃頻式三種壓制方式,且壓制帶寬和中心頻率步進可調。實測結果表明,系統設計符合要求,能夠滿足實際需要。 發(fā)表于:9/20/2012 基于包絡擬合法的FPGA超聲測距系統設計 針對普通超聲測距系統精度低、速度慢的問題,提出了一種全硬件實現的FPGA超聲測距系統。將最小二乘法的二次曲線擬合算法應用于超聲回波包絡擬合,完成回波信號的數字信號處理和距離的測量。采用硬件描述語言在Altera公司的EP2C70F896C6上實現,在4 m范圍內測距誤差小于±1 mm。該系統具有精度高、運算速度快的特點,并具備很強的功能擴展性,可擴展到超聲探傷、超聲成像等領域。 發(fā)表于:9/18/2012 基于FPGA的二維碼圖像旋轉系統 闡述了在圖像預處理階段將二維碼圖像旋轉至端正的必要性。設計了一種求取QR二維碼圖像旋轉角度的算法以及一種可將二維碼圖像旋轉任意角度的算法。求取旋轉角度算法簡捷有效,能以較低的硬件代價實現。圖像旋轉算法利用了CORDIC算法以及雙線性插值算法,采用高速流水線架構在FPGA上實現。整個設計在Altera公司的DE2平臺下進行了驗證。實驗結果表明,這兩種算法結合使用可以快速有效地將帶有一定歪斜角度的二維碼圖像旋轉端正,速度可以達到90.9 MHz,旋轉后的圖像細節(jié)清晰,能有效提高二維碼的識別率。 發(fā)表于:9/18/2012 Altera榮獲CEN的2012年度FPGA技術創(chuàng)新獎 Altera公司 (NASDAQ: ALTR)今天宣布,公司榮獲了中國電子報(CEN)的2012年度FPGA創(chuàng)新技術獎。2012年8月17號在成都舉行的年度FPGA行業(yè)發(fā)展論壇上,Altera被授予該獎項。該獎項是對AlteraFPGA技術及其業(yè)界領先創(chuàng)新技術的認可。 發(fā)表于:9/18/2012 ?…256257258259260261262263264265…?