頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發(fā)的現(xiàn)場可編程門陣列(FPGA)使工程師能夠?qū)⒕哂凶远x邏輯的比特流下載到臺式編程器中立即運行,而無需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯誤或問題,設備可以在那里重新編程。 最新資訊 高性能、高穩(wěn)定,ST雙通道交錯式升壓PFC控制器問市 STNRGPF12是意法半導體的雙通道交錯式升壓PFC控制器,兼?zhèn)鋽?shù)字電源的設計靈活性和模擬算法的快速響應性,控制器配置和優(yōu)化的過程非常簡單,使用意法半導體的eDesignSuite軟件就可以輕松完成。 發(fā)表于:8/12/2019 波音將重新設計737 MAX飛行控制系統(tǒng)的軟件架構(gòu)來解決缺陷問題 據(jù)外媒報道,當?shù)貢r間8月2日,兩名知情人士透露,波音公司擬進一步重新設計737 MAX飛行控制系統(tǒng)的軟件架構(gòu),以解決6月份發(fā)現(xiàn)的缺陷問題。 發(fā)表于:8/6/2019 基于FPGA的深度學習目標檢測系統(tǒng)的設計與實現(xiàn) 針對當前深度學習目標檢測算法計算復雜度高和內(nèi)存需求大等問題,設計并實現(xiàn)了一種基于FPGA的深度學習目標檢測系統(tǒng)。設計對應YOLOv2-Tiny目標檢測算法的硬件加速器,對加速器各模塊的處理時延建模,給出卷積計算模塊的詳細設計。實驗結(jié)果表明,與CPU相比,CPU+FPGA的異構(gòu)系統(tǒng)是雙核ARM-A9能效的67.5倍,Xeon的94.6倍;速度是雙核ARM-A9的84.4倍,Xeon的5.5倍左右。并且,當前設計在性能上超過之前的工作。 發(fā)表于:8/2/2019 靴子落地 賽靈思完成對Solarflare的正式收購 ??今天,賽靈思和Solarflare已經(jīng)正式合并!賽靈思今年四月公開宣布的 Solarflare 收購案已經(jīng)正式完成。賽靈思的產(chǎn)品線獲得進一步的完善,為公司更好地服務數(shù)據(jù)中心客戶提供了更多可能。 發(fā)表于:8/2/2019 一種改進的RefineDet多尺度人臉檢測方法 針對車站、商場等大型場所中客流量大、背景復雜等原因?qū)е露喑叨热四槞z測精度低的問題,建立了一種基于RefineDet多層特征圖融合的多尺度人臉檢測方法。首先利用第一級網(wǎng)絡進行特征提取并在不同尺度的特征圖上粗略預估人臉位置;然后在第二級中通過特征金字塔網(wǎng)絡將低層特征與高層特征融合,進一步增強小尺寸人臉的語義信息;最后,通過置信度和焦點損失函數(shù)對檢測框進行二次抑制,達到邊框的精確回歸。實驗中將人臉候選區(qū)域的寬高比只設置為1:1,以此來降低運算量并提高人臉檢測精度。在Wider Face數(shù)據(jù)集上的實驗結(jié)果表明,該方法能有效檢測不同尺度的人臉,在Easy、Medium、Hard 3個子數(shù)據(jù)集上測試結(jié)果分別為93.4%、92%、84.4%的MAP,尤其對小尺寸人臉的檢測精度有明顯提高。 發(fā)表于:8/1/2019 GSA Memory+ 會議札記 何能夠讓計算和Memory水乳交融,這個看起來的確是一個一石二鳥的想法。畢竟,作為CPU/GPU以及memory,從本質(zhì)上大家都是門電路,沒理由不在一起。在這里,就需要認真地再復習一下memory的類別了。 發(fā)表于:7/24/2019 中國產(chǎn)模塊采用率增加,RISC-V 中國市場升溫 中國產(chǎn)的模塊正在被很多產(chǎn)品(日本及其他海外國家)采用,最具有代表性的就是在Wi-Fi通信模塊(Module)領域比較有名的樂鑫信息科技股份有限公司(以下簡稱為“Espressif”),其產(chǎn)品在行業(yè)內(nèi)極其有名。我們之前也曾多次提到這家公司的產(chǎn)品。不僅是中國掃地機器人(Robert)、IoT邊緣計算機(Edge Computer)“M5STACK”,瑞薩電子的微控制板(Micro Controller Board)“ GR-LYCHEE”也都采用了Espressif的Wi-Fi模塊。 發(fā)表于:7/17/2019 晶澳為韓國最大的PERC雙面雙玻電站供貨高效組件 北京2019年7月12日 /美通社/ -- 近日,全球領先的高性能光伏產(chǎn)品制造商晶澳太陽能宣布,為韓國最大的PERC雙面雙玻光伏項目供貨全部高效組件,項目的建成將極大地推動PERC雙面雙玻組件在韓國市場的應用及當?shù)匦履茉窗l(fā)展。 發(fā)表于:7/17/2019 如何選擇eFPGA? 嵌入式FPGA(eFPGA)是指將一個或多個FPGA以IP的形式嵌入ASIC,ASSP或SoC等芯片中。 發(fā)表于:7/17/2019 FPGA建立時間和保持時間你必須知道的 只要設計到時鐘上升沿或者下降沿的采樣,就會提到建立時間(setup TIme) 和保持時間(hold TIme) 。時鐘是FPGA設計中最重要的信號,F(xiàn)PGA系統(tǒng)內(nèi)大部分器件的動作都是在時鐘的上升沿或者下降沿進行。無論是在輸入,輸出或是寄存器與寄存器之間, 發(fā)表于:7/17/2019 ?…30313233343536373839…?