局部動(dòng)態(tài)可重構(gòu)FPGA進(jìn)程式調(diào)度系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn) | |
所屬分類:技術(shù)論文 | |
上傳者:zhoubin333 | |
文檔大?。?span>3595 K | |
標(biāo)簽: FPGA 動(dòng)態(tài)重構(gòu) 局部重構(gòu) | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:針對(duì)6G時(shí)代多樣的邊緣計(jì)算要求,基于FPGA上的可重構(gòu)技術(shù)可以實(shí)現(xiàn)更低的時(shí)延同時(shí)提供多樣性的服務(wù)?;诰植縿?dòng)態(tài)重配置的思路,使用ICAP接口對(duì)FPGA資源進(jìn)行重新配置,從而實(shí)現(xiàn)FPGA邏輯上的局部動(dòng)態(tài)可重構(gòu)方案。借鑒操作系統(tǒng)中軟件進(jìn)程管理的思想,基于Linux操作系統(tǒng)中引入硬件進(jìn)程的概念,這樣可以將一整塊FPGA資源劃分為多個(gè)小的FPGA資源塊,每一個(gè)小的可重構(gòu)的FPGA資源塊都可以抽象成為一個(gè)硬件進(jìn)程,硬件進(jìn)程實(shí)際并不運(yùn)行在CPU上而是運(yùn)行在FPGA邏輯資源區(qū)域中,在操作系統(tǒng)上只是硬件進(jìn)程的軟件語言描述。由此,設(shè)計(jì)出CPU加FPGA的硬件方案來實(shí)現(xiàn)局部可重構(gòu)系統(tǒng),并在Xilinx公司Zynq系列芯片上進(jìn)行了驗(yàn)證,將FPGA硬件資源進(jìn)行進(jìn)程式調(diào)度以及資源分配,大大提高了FPGA硬件資源的利用率以及靈活性。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2