NIDS中正則表達(dá)式數(shù)量限定符的電路設(shè)計(jì)與實(shí)現(xiàn) | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大小:320 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:針對網(wǎng)絡(luò)入侵檢測系統(tǒng)(NIDS)中復(fù)雜正則表達(dá)式匹配的數(shù)量限定符進(jìn)行了硬件設(shè)計(jì)和實(shí)現(xiàn).經(jīng)過對這3種限定符匹配原理的分析,改變了以往的直接復(fù)制多個(gè)重復(fù)單元的實(shí)現(xiàn)方法,設(shè)計(jì)了一套完整的優(yōu)化的數(shù)量限定符FPGA實(shí)現(xiàn)電路.實(shí)驗(yàn)測試結(jié)果表明,本設(shè)計(jì)每個(gè)非元字符平均大約需要0.92個(gè)邏輯單元,系統(tǒng)可以達(dá)到1.2 Gb/s的吞吐能力. | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2