基于接口邏輯模型的MCU物理設(shè)計優(yōu)化研究 | |
所屬分類:參考設(shè)計 | |
上傳者:aet | |
文檔大?。?span>457 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:以一款基于TSMC 0.18 μm工藝的MCU芯片WT20為例,采用設(shè)計規(guī)劃的方法在原有的展平式設(shè)計中將ARM Cortex-M0處理器的核心部分分離出來,作為一個接口邏輯模型(ILM)進(jìn)行設(shè)計,之后在整個設(shè)計的頂層調(diào)入設(shè)計好的接口邏輯模型,完成整個MCU芯片的物理設(shè)計。采用接口邏輯模型的分層次物理設(shè)計與原有的展平式物理設(shè)計相比,設(shè)計耗時顯著縮短。此外,在新的物理設(shè)計中,穿過處理器核心部分的關(guān)鍵路徑在時序方面也有了一定的改善,證明了接口邏輯模型在縮短設(shè)計耗時的同時可以保證時序的正確性。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2