頭條 FTC要求新思科技與Ansys剝離部分資產(chǎn) 5 月 29 日消息,美國聯(lián)邦貿(mào)易委員會(FTC)于當(dāng)?shù)貢r間 5 月 28 日宣布,為解決半導(dǎo)體IP 供應(yīng)商和 EDA 軟件提供商新思科技(Synopsys)與工業(yè)軟件公司 Ansys 價值 350 億美元合并案中的反壟斷問題,將要求雙方剝離部分資產(chǎn)。 最新資訊 長征六號成功完成一箭三星發(fā)射 9月27日消息,據(jù)央視報道,今天7時50分,我國在太原衛(wèi)星發(fā)射中心使用長征六號運載火箭,以“一箭三星”方式,成功將試驗十六號A/B星和試驗十七號衛(wèi)星發(fā)射升空,衛(wèi)星順利進入預(yù)定軌道,發(fā)射任務(wù)獲得圓滿成功。該組衛(wèi)星主要用于國土普查、城市規(guī)劃和防災(zāi)減災(zāi)等領(lǐng)域。 發(fā)表于:9/28/2022 因能源危機和氣候變化,歐盟運營商要求分擔(dān)成本 據(jù)業(yè)內(nèi)信息,因為歐盟現(xiàn)階段的能源危機和氣候變化目標(biāo),歐洲的13家電信運營商要求希望能推動大型的科技公司這些巨頭來分擔(dān)網(wǎng)絡(luò)基礎(chǔ)設(shè)施建設(shè)的成本,這13家公司包含德國電信、法國奧蘭治、西班牙電信等。 發(fā)表于:9/28/2022 投資超75億,中芯國際12英寸晶圓生產(chǎn)線開建 據(jù)業(yè)內(nèi)消息,近日中芯國際投資超75億的12英寸晶圓生產(chǎn)線的項目在天津西青開工建設(shè)。 發(fā)表于:9/28/2022 入門:查找表結(jié)構(gòu)和乘積項結(jié)構(gòu) 查找表(Look-Up-Table)簡稱為LUT,LUT本質(zhì)上就是一個RAM。目前FPGA中多使用4輸入的LUT,所以每一個LUT可以看成一個有4位地址線的16x1的RAM。當(dāng)用戶通過原理圖或HDL語言描述了一個邏輯電路以后,PLD/FPGA開發(fā)軟件會自動計算邏輯電路的所有可能的結(jié)果,并把結(jié)果事先寫入RAM,這樣,每輸入一個信號進行邏輯運算就等于輸入一個地址進行查表,找出地址對應(yīng)的內(nèi)容,然后輸出即可。 發(fā)表于:9/27/2022 教學(xué):基于LTC2972的FPGA電源系統(tǒng)管理解決方案 現(xiàn)場可編程門陣列(FPGA)的起源可以追溯到20世紀(jì)80年代,從可編程邏輯器件(PLD)演變而來。自此之后,F(xiàn)PGA資源、速度和效率都得到快速改善,使FPGA成為廣泛的計算和處理應(yīng)用的首選解決方案,特別是當(dāng)產(chǎn)量不足以證明專用集成電路(ASIC)的開發(fā)成本合理有效時。 發(fā)表于:9/27/2022 教學(xué):FPGA的IO口時序約束分析 在高速系統(tǒng)中FPGA時序約束不止包括內(nèi)部時鐘約束,還應(yīng)包括完整的IO時序約束和時序例外約束才能實現(xiàn)PCB板級的時序收斂。因此,F(xiàn)PGA時序約束中IO口時序約束也是一個重點。只有約束正確才能在高速情況下保證FPGA和外部器件通信正確。 發(fā)表于:9/27/2022 2022北部灣工業(yè)智能生態(tài)創(chuàng)新合作峰會召開:推進邁向智能時代的工業(yè)改革 2022年9月27日,由北海市工業(yè)和信息化局指導(dǎo)、北海高新技術(shù)產(chǎn)業(yè)開發(fā)區(qū)管理委員會主辦,北海忽米網(wǎng)絡(luò)科技有限公司、北海工業(yè)互聯(lián)網(wǎng)產(chǎn)業(yè)聯(lián)盟承辦的“賦能新工業(yè)·智造新北?!?022北部灣工業(yè)智能生態(tài)創(chuàng)新合作峰會”于線上順利召開。 發(fā)表于:9/27/2022 海思麒麟芯片真的快成絕唱了,消費者期待華為早日王者歸來 市調(diào)機構(gòu)counterpoint公布的今年二季度全球手機芯片市場的數(shù)據(jù),指出華為海思只占有0.4%的市場份額,已經(jīng)幾乎可以忽略不計了,這意味著華為海思的芯片庫存確實已經(jīng)幾乎耗盡了。 發(fā)表于:9/27/2022 全球研發(fā)無需光刻機的芯片制造工藝,ASML的前景一片黯淡 在日本研發(fā)成功無需光刻機的NIL工藝之后,近日美國一家企業(yè)Zyvex Labs 也宣布推出無需ASML的芯片制造工藝,并且制造工藝可達到0.768nm,打破了當(dāng)前光刻機預(yù)期的1.8nm工藝極限,這對于ASML來說無疑是重大打擊。 發(fā)表于:9/27/2022 制造跟不上的中國芯,就像“空中樓閣” 不知道大家記不記得,倪光南院士曾說,我們的芯片設(shè)計水平,與國際是接軌的,與世界水平是基本持平的。 發(fā)表于:9/27/2022 ?…395396397398399400401402403404…?