《電子技術應用》
您所在的位置:首頁 > 其他 > 業(yè)界動態(tài) > 一種低成本無濾波器D類音頻放大器的實現(xiàn)

一種低成本無濾波器D類音頻放大器的實現(xiàn)

2009-01-07
作者:鄭 浩,劉 巖

??? 摘 要: 介紹了一種低成本應用于音頻D類放大器,無需外接濾波器,放大器采用全差分電路,利用脈寬調(diào)制方法去除了輸出濾波器,電路可以工作在2.5V~5V電源電壓下,電路采用6V CSMC 0.5μm DPTM工藝,利用MATLAB和Hspice工具仿真,放大器接8Ω的負載,電源電壓為3.6V,在高保真音頻范圍內(nèi)(20Hz~20kHz),轉(zhuǎn)換效率可以達到88%,連續(xù)平均功率0.1W時,其THD+N小于0.06%。
??? 關鍵詞: D類放大器;無濾波;THD;反饋環(huán)路

?

??? 在音頻功率放大電路的設計中,D類放大器因其轉(zhuǎn)換效率較高越來越受到歡迎。線性放大器理論輸出最大效率為78.5%,實際使用的效率則在30%,而D類放大器理論上的效率為100%,實際使用效率超過70%。特別是對于高功率放大器設計,效率越高,系統(tǒng)產(chǎn)生的熱量也就越少,故可以簡化系統(tǒng)的熱設計。而對于小功率消費類電子,效率越高則意味著系統(tǒng)的使用壽命越長。
??? D類放大器為了能和線性放大器競爭,必須要求低的THD。一般來講,在D類放大器中,影響THD值的主要原因為三角波的非線性以及開關器件引入的電源和地噪聲。前一種采用中等頻率的三角波(250kHz~300kHz),因為高的采樣頻率雖然有利于信噪比(SNR),但也會降低三角波的線性度,同時對電路的要求也更高;另外,為了克服電源引入的噪聲,可以使用負反饋環(huán)路來提高放大器的電源抑制比(PSRR),從而降低電源對信號的干擾。由于傳統(tǒng)的D類放大器的輸出級,為了降低采樣信號對有用信號的干擾,使用LC濾波器濾掉采樣信號,還原有用信號。為了使系統(tǒng)成本降低,以及減少外圍元件的數(shù)量,本文設計出了無外接濾波器的D類放大器。
??? 傳統(tǒng)PWM調(diào)制型D類放大器需要外接濾波器來重建信號和減少系統(tǒng)的電磁干擾(EMI),在參考文獻[1]中利用數(shù)字信號處理技術可以減輕對濾波器的需求。雙邊采樣PWM調(diào)制器或者“三態(tài)”PWM調(diào)制器可以不用外接濾波器,這樣既節(jié)省了系統(tǒng)成本,同時也減少了PCB面積,特別對便攜式設備顯得更加有優(yōu)勢。因此,本文采用簡單的一階閉環(huán)結(jié)構(gòu),且使用“三態(tài)”調(diào)制,消除了對外接濾波器的需要。
1 無濾波D類放大器工作原理
??? 對D類放大器的設計,主要有兩種方式[2]:開環(huán)和閉環(huán)。開環(huán)方式是直接把輸入的音頻信號送到比較器中與三角波進行比較,輸出PWM波形,PWM波形驅(qū)動輸出開關級,見圖1。開環(huán)的方式能夠提供比較合適的特性,但對電源和襯底的噪聲抑制較差,結(jié)果會降低輸出音頻信號的質(zhì)量。閉環(huán)結(jié)構(gòu)利用負反饋來提高D類放大器的性能,反饋系統(tǒng)本身就能提高對電源和襯底噪聲的抑制,抑制能力一般隨環(huán)路濾波器的階數(shù)增加。

?


??? 美國德州儀器提出了一種無需外接濾波器的調(diào)制方法[3],這就使得高效率D類放大器全部集成在芯片上成為可能。用這種方法必須要求放大器是全差分,同時輸出結(jié)構(gòu)必須是全橋輸出結(jié)構(gòu),全橋電路可以使用“三態(tài)”調(diào)制以減少差分EMI。在傳統(tǒng)的差分工作方式中,半橋A的輸出極性必須與半橋B的輸出極性相反。只存在兩種差分工作狀態(tài):輸出A高(1),輸出B低(0);輸出A低(0),輸出B高(1)。但是,還存在另外兩個共模狀態(tài),即兩個半橋輸出的極性相同(都為高(1)或都為低(0))。這兩個共模狀態(tài)之一可與差分狀態(tài)配合產(chǎn)生“三態(tài)”調(diào)制,LC濾波器的差分輸入可以為(1,0,-1)。零狀態(tài)可用于表示低功率水平,代替“兩態(tài)”方案中在正狀態(tài)和負狀態(tài)之間的開關。在零狀態(tài)期間,LC濾波器的差分動作非常小,雖然實際增加了共模EMI,但減少了差分EMI,差分優(yōu)勢只適用于低功率水平,因為正狀態(tài)和負狀態(tài)仍必須用于對揚聲器提供大功率。
??? 如果D類放大器采用全差分電路結(jié)構(gòu),輸出端可以不接濾波器,或者說具有三個電平。這個三個電平是由兩個二進制信號(0和1)之差決定的,其輸出電平可能是(1,0,-1)。在“三態(tài)”調(diào)制中,信號中的無用能量減少,因此,重建信號所需要濾掉的總量將減少,而對于某些特定的負載(具有感性的揚聲器),本身就可以作為一個濾波元件。對于“二態(tài)”調(diào)制器,在揚聲器之前串聯(lián)一個LC濾波器,由于采用“三態(tài)”調(diào)制,對外接濾波器的要求更低,以至可以不用外接LC濾波器,見圖2,僅用具有感性的揚聲器作為濾波元件就足夠了。當然,全差分電路系統(tǒng)同樣可以提高CMRR性能。

?


??? 根據(jù)以上分析,設計出了圖2所示的D類放大器結(jié)構(gòu)。輸入信號與輸出端的反饋信號進行疊加,產(chǎn)生一誤差信號,通過模擬積分器后與三角波進行比較得到PWM波形,PWM波通過控制功率開關管驅(qū)動負載。由于輸出級是數(shù)字信號,因此反饋信號必須進行低通濾波后,與輸入信號疊加。反饋回路使用了二階低通濾波器。
2 電路實現(xiàn)
??? 在研究系統(tǒng)的穩(wěn)定性之前,對電路的實現(xiàn)進行一些討論,這是因為系統(tǒng)的穩(wěn)定性依賴一些寄生以及電路結(jié)構(gòu)的選擇。
??? 圖3描述了D類放大器的電路實現(xiàn),反饋環(huán)路由二階的低通濾波器組成。由于輸出信號是一高頻信號,二階低通濾波器將濾掉輸出端的載波信號,積分器由一階低通濾波器組成,對輸入信號與反饋信號求和后進行積分,積分器的輸出加到比較器的同相端,比較器的反相端加三角波,比較器的輸出控制功率開關管。

?


????本電路中最重要的模塊是全差分運算放大器,其電路如圖4所示。其中偏置電路和共模反饋略去,由于輸入信號電平比較低,采用PMOS晶體管做輸入級,輸出要求幅度比較大,故第二級采用共源級來提高輸出端的幅度。PWM比較器采用Rail-to-Rail輸入比較器,這樣使輸入信號的共模范圍得到提高[2]。開關功率管的輸出驅(qū)動采用死區(qū)控制時間,以避免開關功率管同時導通,產(chǎn)生大的尖峰電流,損壞開關功率晶體管,同時也影響功率放大器的效率。

?


3 穩(wěn)定性分析
?????在比較器的輸出,“兩態(tài)”PWM信號的平均幅度可以表示成:
?????
k表示比較器的有效增益[4-5],Vin和Vout分別是PWM比較器的輸入和輸出。當輸入信號的頻率比三角波信號頻率低得多時,這個表達式被用來驗證這個線性系統(tǒng)的穩(wěn)定性[6]。一般來講,音頻信號的頻率范圍在20Hz~20kHz,三角波的頻率選擇在250kHz~300kHz范圍內(nèi)。
??? 對于圖3所示的系統(tǒng),可以得到其閉環(huán)傳輸函數(shù)為:
???
其中:定義為比較器的有效增益??梢钥闯稣麄€環(huán)路的增益整個系統(tǒng)是個三階系統(tǒng),因此穩(wěn)定性是至關重要的。為了使系統(tǒng)穩(wěn)定,要求反饋回路的-3dB頻率點近似為三角波的采樣頻率,設計成300kHz,而模擬積分器的-3dB頻率小于采樣頻率的1/4[7],設計成65kHz。
4 電路仿真與分析
??? 本文所設計的D類放大器,閉環(huán)幅頻響應如圖5所示,利用0.5μm CSMC DPTM CMOS工藝模型進行仿真分析,對于4Ω的負載,電源電壓3.6V最大輸出功率為1.3W,THD為10%;輸出功率為0.1W時,THD+N小于0.06%。如果電源電壓為5V,負載為8Ω輸入信號頻率為10kHz,輸出功率為1.3W,得到THD為0.13%,對輸出波形進行FFT分析,結(jié)果如圖6所示。

?

?


??? 本文設計出了無外接濾波器的D類音頻功率放大器,從而減小了系統(tǒng)設計成本和外接元件,放大器采用全差分電路結(jié)構(gòu),同時,為了能夠抑制電源和襯底噪聲,系統(tǒng)引入負反饋,通過HSPICE仿真,電源電壓為3.6V時,放大器THD小于0.06%,PSRR大于60dB;輸出最大功率為1.3W,效率高于88%,適用于使用電池供電的便攜式設備產(chǎn)品。
參考文獻
[1] NIELSEN K,.Areview and comparison of pulse width modulation(PWM) methods for analog and digital input switching power amplifiers,in Proc.102nd AES Convention,Mar.1997,pp.1-57.Preprint #4446(G4).
[2] BRETT F.A 700+-mW class d design with derect Battery hookup in a 90-nm process;IEEE J.of Solid-State?Circuits,2005,(9).
[3] CHEN,Wayne T,R Clif Jones.Concepts and design of?filterless Class-D audio amplifiers.Texas Instruments Technical Journal,2001,(4).
[4] MIDDLEBROOK R.D.Small-signal modeling of pulse-width modulated switched-mode power converters,Proc.IEEE,1988,(4)343-354.
[5] MIDDLEBROOK R.D,CUK S.A general unified approach to modeling switching converters power stages,in Proc.IEEE?Power Electron.Spec.Conf.,1976:18-34.
[6] ADDUCI P,Edoardo Botti,Enrico Dallago,,etc.,PWM Power Audio Amplifier With Voltage/Current Mixed Feedback for?High-Efficiency Spedkers,IEEE Transactions on industrial?Electronics,2007,(4).
[7] MAESHALL W Leach,J.Introduction to Electro acoustics?and Audio Amplifier Design,Second Edition,published by?Kendall/Hunt,2001.
[8] MICHAEL S.Optimized Modulation Scheme Eliminates?Output Filter.AES Preprint#5196,109th,Convention,2000,(9):22-25.

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。