《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 模擬設(shè)計(jì) > 新品快遞 > MATHWORKS 推出基于 MATLAB 生成 HDL 代碼的產(chǎn)品

MATHWORKS 推出基于 MATLAB 生成 HDL 代碼的產(chǎn)品

2012-03-06

 

2012 3 6MathWorks今日宣布推出HDL Coder,該產(chǎn)品支持MATLAB 自動(dòng)生成HDL 代碼,允許工程師利用廣泛應(yīng)用的MATLAB 語(yǔ)言實(shí)現(xiàn)FPGA 和ASIC 設(shè)計(jì)。MathWorks 還宣布推出了HDL Verifier,該產(chǎn)品包含用于測(cè)試FPGA 和ASIC 設(shè)計(jì)的FPGA 硬件在環(huán)功能。有了這兩個(gè)產(chǎn)品,MathWorks 現(xiàn)在可提供利用MATLAB 和Simulink 進(jìn)行HDL 代碼生成和驗(yàn)證的能力。

    MathWorks 嵌入式應(yīng)用程序和認(rèn)證部經(jīng)理Tom Erkkinen 說(shuō):“世界各地的工程師都在使用MATLAB 和Simulink 來(lái)設(shè)計(jì)系統(tǒng)和算法?,F(xiàn)在,有了HDL Coder 和HDL Verifier,他們?cè)陂_(kāi)發(fā)FPGA 和ASIC 設(shè)計(jì)時(shí)再也不用手動(dòng)編寫(xiě)HDL 代碼,也不再需要手寫(xiě)HDL測(cè)試平臺(tái)了。”

    HDL Coder 利用MATLAB 功能和Simulink 模型生成可移植和可綜合的VHDL 和Verilog 代碼,可用于FPGA 編程或ASIC 原型開(kāi)發(fā)和設(shè)計(jì)。因此,工程師隊(duì)伍現(xiàn)在可以立即識(shí)別出針對(duì)硬件實(shí)現(xiàn)的最佳算法。Simulink 模型和所生成HDL 代碼之間的可追溯性同時(shí)也支持開(kāi)發(fā)遵循DO-254 和其他標(biāo)準(zhǔn)的高完整性應(yīng)用程序。

   Xilinx 全球營(yíng)銷(xiāo)和業(yè)務(wù)發(fā)展部高級(jí)副總裁Vin Ratford說(shuō):“HDL Coder 提供與Xilinx ISE 設(shè)計(jì)套件的集成通道,創(chuàng)建了一種按鈕式工作流程,這樣,使用MathWorks 產(chǎn)品的算法開(kāi)發(fā)人員開(kāi)發(fā)面向Xilinx FPGA 的應(yīng)用就更加容易了。這種集成化使得我們的共同客戶能夠訪問(wèn)大量經(jīng)過(guò)Xilinx優(yōu)化的IP組合,進(jìn)一步提高了他們的生產(chǎn)率。”

   HDL Verifier 目前支持Altera 和Xilinx FPGA 開(kāi)發(fā)板的FPGA 硬件在環(huán)驗(yàn)證。HDL Verifier 提供協(xié)同仿真界面,能將MATLAB 和Simulink 與Cadence Incisive、Mentor Graphics ModelSim 以及Questa HDL 等仿真程序聯(lián)結(jié)。有了這些功能,工程師可以迅速驗(yàn)證HDL 實(shí)現(xiàn)是否符合MATLAB 算法和Simulink 系統(tǒng)規(guī)格。

    Altera 公司產(chǎn)品及企業(yè)營(yíng)銷(xiāo)副總裁Vince Hu 指出:“隨著越來(lái)越多的行業(yè)采用FPGA,

    設(shè)計(jì)師需要一種方法來(lái)彌合系統(tǒng)模型和FPGA 設(shè)計(jì)之間的驗(yàn)證差距。HDL Verifier 將系統(tǒng)模型與FPGA 結(jié)合一起,使得工程師能夠使用Altera FPGA 和Simulink 進(jìn)行FPGA 硬件在環(huán)驗(yàn)證。這個(gè)工作流程縮短了驗(yàn)證周期,同時(shí)也幫助工程師在芯片實(shí)現(xiàn)方面樹(shù)立了更強(qiáng)的信心。”

I:\Retainer clients\MathWorks\Press Releases\2012\20120306 HDL\12aHDL_image.jpg

HDL CoderHDL Workflow Advisor 提供自定義和優(yōu)化HDL 代碼的選項(xiàng)并能直接從MATLAB 中自動(dòng)進(jìn)行FPGA 程。

價(jià)格和上市時(shí)間:

HDL Coder 和HDL Verifier 即將上市。

·        HDL Coder 在美國(guó)的定價(jià)為10,000 美元起。有關(guān)詳細(xì)信息,請(qǐng)?jiān)L問(wèn)產(chǎn)品網(wǎng)站:www.mathworks.com/products/hdl-coder.

·        HDL Verifier 在美國(guó)的定價(jià)為3,250 美元起。有關(guān)詳細(xì)信息,請(qǐng)?jiān)L問(wèn)產(chǎn)品網(wǎng)站:www.mathworks.com/products/hdl-verifier.

關(guān)于MathWorks

    MathWorks 是數(shù)學(xué)計(jì)算軟件領(lǐng)域世界領(lǐng)先的開(kāi)發(fā)商。它所推出的MATLAB 是一種用于
算法開(kāi)發(fā)、數(shù)據(jù)分析、可視化和數(shù)值計(jì)算的程序設(shè)計(jì)環(huán)境,被稱為“科學(xué)計(jì)算的語(yǔ)言”。Simulink 是一種圖形環(huán)境,可用于對(duì)多域動(dòng)態(tài)系統(tǒng)和嵌入式系統(tǒng)進(jìn)行仿真和基于模型的設(shè)計(jì)。全球的工程師和科學(xué)家們都依賴于MathWorks 公司所提供的這些產(chǎn)品家族,來(lái)加快在汽車(chē)、航空、電子、金融服務(wù)、生物醫(yī)藥以及其他行業(yè)的發(fā)明、創(chuàng)新及開(kāi)發(fā)的步伐。MathWorks 產(chǎn)品也是全球眾多大學(xué)和學(xué)術(shù)機(jī)構(gòu)的基本教研工具。MathWorks 創(chuàng)建于1984 年,總部位于美國(guó)馬薩諸塞州的內(nèi)蒂克市(Natick, Massachusetts),在全球15 個(gè)國(guó)家/地區(qū)擁有2,200 多名員工。

    有關(guān)詳細(xì)信息,請(qǐng)?jiān)L問(wèn)www.mathworks.cn。

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無(wú)法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問(wèn)題,請(qǐng)及時(shí)通過(guò)電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。