《電子技術應用》
您所在的位置:首頁 > 其他 > 業(yè)界動態(tài) > 賽靈思推出系統(tǒng)性能最高、編譯時間最快的 ISE WEBPACK 9.1i設計套件

賽靈思推出系統(tǒng)性能最高、編譯時間最快的 ISE WEBPACK 9.1i設計套件

可免費下載并同時支持Windows和Linux平臺的設計套件, 能降低平均10%的動態(tài)功耗并提供擴展的FPGA器件支持
2010-05-13
關鍵詞: ISE Xilinx公司

 

2007 年 1月 30日, 北京 ——全球領先的可編程邏輯解決方案提供商賽靈思公司 (Xilinx, Inc.) (NASDAQ:XLNX) 日前宣布推出最新版本、可免費下載的邏輯設計套件——集成軟件環(huán)境 (ISE™) WebPACK™ 9.1i ,目前用戶可立即下載使用。這一新版本包含了使用廣泛的賽靈思 ISE Foundation™ 軟件 9.1i 版的所有特性,并可對嵌入式、數(shù)字信號處理 (DSP) 和實時調(diào)試設計流程進行全面支持。特別值得一提的是, ISE WebPACK 9.1i 軟件還包括了賽靈思新的 SmartCompile™ 技術,因而與此前的版本相比,可將硬件實現(xiàn)速度提高多達6倍,與此同時還可 確保設計中未變更部分實施結(jié)果 。 ISE WebPACK 9.1i 軟件還增加了對 Spartan™-3A 系列 FPGA 所有器件以及部分 Virtex-4 和 Virtex-5 FPGA 器件的支持。新的功耗優(yōu)化功能還可幫助設計人員將動態(tài)功耗平均降低 10% 。

支持 Windows 和 Linux 平臺的 FPGA 業(yè)內(nèi)最完整的設計解決方案

ISE WebPACK 9.1i 軟件提供了全面的從前端到后端的 FPGA 設計解決方案。利用這一解決方案,用戶可以立即開始項目的設計。通過在可免費下載的設計環(huán)境中提供的 HDL 輸入、綜合、物理實現(xiàn)和驗證在內(nèi)的集成工具, ISE 9.1i 可幫助用戶快速達到設計目 標并降低總體項目成本。這一版本還包括了支持 Windows 和 Linux 平臺的 ISE Simulator Lite ( 仿真器簡化版 ) 。免費的 MXE-III 入門版本可從賽靈思公司的網(wǎng)站上下載,這一免費 HDL 驗證解決方案為設計人員提供了更多選擇。在業(yè)內(nèi)所有的大型 PLD 供應商中,賽靈思公司提供了業(yè)界成本最低、功耗最低,且特性最齊全的從前端到后端 Windows 和 Linux 支持的 FPGA 和 CPLD 解決方案。

提高生產(chǎn)力

ISE WebPACK 9.1i 軟件包含了新的 SmartCompile 技術,可幫助設計人員解決 每次做少量修改時都要對整個設計進行重新實施 的問題。 這種再實施既浪費時間,還面臨與修改沒有直接關系的部分被破壞的風險。賽靈思 SmartCompile 技術利用以下技術來解決這些問題:

  • 分區(qū)技術 ( Partition ) :利用粘貼-剪切功能自動準確保持現(xiàn)有布局和布線并縮短再實施時間, 從而把設計周期后期進行的少量設計更改而帶來的影響降到最小。
  • SmartGuide ™ 技術 :通過采用此前設計實施已完成的結(jié)果,可將少量設計修改再實施所需要的時間大大縮短。
  • SmartPreview ™ 技術 :用戶可以中止并重新恢復布局布線過程,并保存中間結(jié)果來評估設計狀態(tài)。 通過預覽實施過程中生成的信息,如布線狀態(tài)和時序結(jié)果,用戶不必等待整個實施過程結(jié)果就可以做出重要的折衷 方案 。

通過一系列用戶界面的增強, ISE 9.1i 還簡化了 FPGA 設計人員的操作。這些增強功能包括:

  • Tcl 命令控制臺 使設計人員可輕易地從 ISE 圖形用戶界面轉(zhuǎn)換到命令行環(huán)境。
  • 源代碼兼容性 功能可識別重建結(jié)果所必需的文件,并支持導入和輸出,方便源代碼控制。

加快時序收斂速度

ISE WebPACK 9.1i 軟件的新功能基于 Fmax 技術,旨在為高密度、高性能設計提供無與倫比的性能和時序收斂結(jié)果。 ISE WebPACK 9.1i 軟件包括集成的時序收斂流程,該流程集成了增強的物理綜合優(yōu)化算法,可提供質(zhì)量更高的結(jié)果。

ISE WebPACK 9.1i 軟件還包括標準 ISE 9.1i 軟件版本的擴展時序收斂工具環(huán)境,這是一個虛擬的“時序收斂工具艙”,支持約束輸入、時序分析、平面布局規(guī)劃和報告視圖之間的直觀交叉探查 ( cross-probing ) ,因此設計人員可以更容易地分析時序問題。 集成時序收斂流程集成了增強的物理綜合工具,改善了綜合和布局時序間的時序相關性,從而可以獲得質(zhì)量更高的結(jié)果。

優(yōu)化功耗

賽靈思 綜合技術 ( XST ) 和布局布線功能所提供的功耗優(yōu)化功能可使 Spartan-3 系列 FPGA 產(chǎn)品的動態(tài)功耗平均降低10%。 XST 提供了功耗敏感的邏輯優(yōu)化,可對乘法器、加法器和 BRAM 塊進行宏處理。物理實施算法采用功耗優(yōu)化的布局策略以及器件內(nèi)電容較低的網(wǎng)絡,可以在不犧牲性能的情況下將功耗降到盡可能低。

價格和供貨情況

ISE WebPACK 9.1i 現(xiàn)在就可從 www.xilinx.com/cn/ise/webpack 網(wǎng)站上免費下載。 ISE 9.1i 為公司快速增長的 三十 多萬位 FPGA 和 CPLD 設計者提供了最完整的零成本設計環(huán)境 ,并支持 Spartan-3A 和 CoolRunner ™ -II 系列的所有產(chǎn)品以及部分 Virtex-4 和 Virtex-5 FPGA 器件。如需支持器件的完整列表,請訪問www.xilinx.com/cn/ise/webpack 。

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權者。如涉及作品內(nèi)容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。