Mentor Graphics宣布,推出首個(gè)完全原生的(native) UVM SystemVerilog記憶體驗(yàn)證IP庫,該記憶體驗(yàn)證IP庫可用于所有常用記憶體設(shè)備、配置和介面。Mentor在目前已可支援60多種常用周邊介面和匯流排架構(gòu)的Mentor驗(yàn)證IP (Mentor VIP)庫中新增了1,600多種記憶體模型。
Mentor可望因此成為首個(gè)向ASIC和FPGA SoC設(shè)計(jì)人員提供完整UVM SystemVerilog驗(yàn)證IP庫的公司,該驗(yàn)證IP庫可滿足其各類外設(shè)介面、匯流排協(xié)定和記憶體設(shè)備(memory device)需求。該完整的驗(yàn)證IP庫采用一致的產(chǎn)業(yè)標(biāo)準(zhǔn)格式(industry-standard format),可縮短工程師設(shè)置驗(yàn)證運(yùn)行所需時(shí)間,從而便于工程師將關(guān)注重點(diǎn)放在其設(shè)計(jì)中獨(dú)特而高價(jià)值的部分。
新推出的記憶體庫支援包括尖端協(xié)定(leading-edge protocols)在內(nèi)的各種記憶體模型,例如用于HyperRAM和HyperFlash記憶體設(shè)備的高頻寬、低接腳數(shù)的HyperBus介面。此外,它還支援所有的動(dòng)態(tài)RAM模型,包括DDR4、低功耗DDR4、混合記憶體立方(HMC)以及高頻寬記憶體-2,和新的JESD229-2 Wide I/O-2標(biāo)準(zhǔn)。它所涵蓋的快閃記憶體模型種類齊全,包括SDIO 4.1、SDCard 4.2、eMMC 5.1、ONFI 4.0、UFS以及串列、Toggle、NAND和NOR快閃記憶體。
驗(yàn)證IP旨在通過為常見介面、協(xié)定和架構(gòu)提供可復(fù)用構(gòu)建模組來幫助工程師減少構(gòu)建測(cè)試平臺(tái)所花費(fèi)的時(shí)間。Mentor的記憶體驗(yàn)證IP模型庫所包含的記憶體配置軟體允許客戶根據(jù)供應(yīng)商、協(xié)定和元件編號(hào),即時(shí)生成快速、時(shí)序準(zhǔn)確和經(jīng)過驗(yàn)證的記憶體模型。此外,Mentor獨(dú)有的“運(yùn)行過程中可重新配置”架構(gòu)有助于工程師在無需重新編譯或重新開始軟體模擬的情況下,重新對(duì)資源進(jìn)行二次評(píng)估。
Mentor VIP庫可向工程師提供對(duì)所有支援的協(xié)定使用通用架構(gòu)的標(biāo)準(zhǔn)UVM SystemVerilog元件。這有助于在同一個(gè)驗(yàn)證團(tuán)隊(duì)內(nèi)快速部署多個(gè)協(xié)議。測(cè)試計(jì)畫、符合性測(cè)試、測(cè)試序列和協(xié)議覆蓋率都作為SV和XML原始程式碼包含在內(nèi),從而使復(fù)用、擴(kuò)展和除錯(cuò)變得簡(jiǎn)單。Mentor VIP元件還包含一整套協(xié)定檢查、錯(cuò)誤注入(error injection)和調(diào)試功能。新推出的記憶體模型可應(yīng)用于所有行業(yè)標(biāo)準(zhǔn)模擬器。
Mentor VIP是Mentor企業(yè)驗(yàn)證平臺(tái)(EVP)的核心技術(shù)。EVP通過將先進(jìn)驗(yàn)證技術(shù)融合在一個(gè)綜合性平臺(tái)中,提高了ASIC和FPGA的SoC功能驗(yàn)證效率。Mentor EVP集成整合了Questa先進(jìn)驗(yàn)證解決方案、Veloce模擬平臺(tái)和Visualizer除錯(cuò)環(huán)境,可為全球?qū)0笀F(tuán)隊(duì)提供支援,最大限度地提高用戶生產(chǎn)率和驗(yàn)證的總投資回報(bào)率。