《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 模擬設(shè)計(jì) > 業(yè)界動(dòng)態(tài) > 臺(tái)積電tsmc低功耗技術(shù)大進(jìn)展,推動(dòng)極低功耗半導(dǎo)體發(fā)展

臺(tái)積電tsmc低功耗技術(shù)大進(jìn)展,推動(dòng)極低功耗半導(dǎo)體發(fā)展

2017-12-13
關(guān)鍵詞: 臺(tái)積電 華為 IOT 制程

臺(tái)積電低功耗技術(shù)發(fā)展:

臺(tái)積電眼中“NextBigThing”物聯(lián)網(wǎng)(IoT)布局有重要進(jìn)展,日前宣布和華為、超低功耗解決方案供應(yīng)商AmbigMicro推出華為品牌的輕型健身穿戴式產(chǎn)品Band2Pro,是由臺(tái)積電的40納米近閾值電壓技術(shù)(Near-Vttechnology)操刀。

臺(tái)積電業(yè)務(wù)開發(fā)副總經(jīng)理金平中指出,臺(tái)積電的超低功耗平臺(tái)包括55納米超低功耗技術(shù)、40納米超低功耗技術(shù)、22納米超低功耗/超低漏電技術(shù)等,都已經(jīng)被各種穿戴式產(chǎn)品和物聯(lián)網(wǎng)應(yīng)用采用,同時(shí),臺(tái)積電也把超低功耗技術(shù)擴(kuò)展到近閾值電壓技術(shù),把它應(yīng)用到像AmbiqMicroApollo2平臺(tái)這樣的設(shè)計(jì)時(shí),臺(tái)積電也提供一個(gè)完整的超低功耗/NVT技術(shù)平臺(tái)及矽智財(cái)設(shè)計(jì)生態(tài)系統(tǒng),實(shí)現(xiàn)物聯(lián)網(wǎng)產(chǎn)品解決方案。

AmbiqMicro成立于2010年,公司總部位于美國(guó)德克薩斯州奧斯汀,公司理念為“極低功耗半導(dǎo)體是電子產(chǎn)業(yè)未來(lái)關(guān)鍵”,使用開創(chuàng)性的超低功耗技術(shù)幫助各地的創(chuàng)新企業(yè)開發(fā)差異化解決方案,目的是減少或消除電池需求和降低整體系統(tǒng)功耗,并且把工業(yè)設(shè)計(jì)靈活性提升至最高。

AmbiqMicro所開發(fā)的技術(shù)基于其享有專利的亞閾值功率優(yōu)化技術(shù)(SubthresholdPowerOpTImizedTechnology;SPOT)平臺(tái),可顯著降低半導(dǎo)體器件所消耗的功率。

日前臺(tái)積電、華為宣布采用以40納米制程近閾值電壓技術(shù)生產(chǎn)的Apollo2平臺(tái),來(lái)驅(qū)動(dòng)輕型健身穿戴式系列產(chǎn)品,包括華為新推出的Band2Pro。

Apollo2平臺(tái)具備高效能傳感器和應(yīng)用處理器特性,擁有每MHz低于10μA之突破性功耗,可延長(zhǎng)穿戴式及物聯(lián)網(wǎng)裝置電池的壽命超過(guò)2倍,并強(qiáng)化產(chǎn)品智能與提升功能。

再者,Apollo2平臺(tái)的核心在于AmbiqMicro有專利的SPOT技術(shù),涵蓋廣泛的矽智財(cái)。

Apollo2使用臺(tái)積電的40納米近閾值電壓技術(shù)平臺(tái)來(lái)大幅降低全時(shí)開啟裝置的功耗使用,并符合穿戴式及物聯(lián)網(wǎng)市場(chǎng)對(duì)于功耗及連結(jié)性嚴(yán)格的要求,這正是消費(fèi)者要求產(chǎn)品更加智能化、電池壽命更長(zhǎng)的特性。

CadenceIP組合和工具支持臺(tái)積電新的超低功耗平臺(tái)

美國(guó)加州圣何塞,2014年9月30日─全球知名的電子設(shè)計(jì)創(chuàng)新領(lǐng)導(dǎo)者Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ:CDNS)今日宣布其豐富的IP組合與數(shù)字和定制/模擬設(shè)計(jì)工具可支持臺(tái)積電全新的超低功耗(ULP)技術(shù)平臺(tái)。該ULP平臺(tái)涵蓋了提供多種省電方式的多個(gè)工藝節(jié)點(diǎn),以利于最新的移動(dòng)和消費(fèi)電子產(chǎn)品的低功耗需求。

超低功耗半導(dǎo)體解決方案領(lǐng)先廠商AmbiqMicro宣布其Apollo微控制器(MCU)創(chuàng)造了微控制器的歷史性記錄,按照業(yè)界標(biāo)準(zhǔn)EEMBCULPBench基準(zhǔn)測(cè)試,ApolloMCU所消耗的能量低于其它任何微控制器產(chǎn)品的一半。

為加速臺(tái)積電超低功耗平臺(tái)的技術(shù)發(fā)展,Cadence將包括存儲(chǔ)器、接口及模擬功能的設(shè)計(jì)IP遷移到此平臺(tái)。使用CadenceTensilicaò數(shù)據(jù)平面處理器,客戶可以從超低功耗平臺(tái)受益于各種低功耗DSP應(yīng)用,包括影像、永遠(yuǎn)在線的語(yǔ)音、面部識(shí)別和基帶處理。另外,在支持超低功耗設(shè)計(jì)方面,Cadence的工具組合囊括了數(shù)字、模擬、定制及混合信號(hào)IC設(shè)計(jì)的所有產(chǎn)品。

“低功耗的移動(dòng)和消費(fèi)產(chǎn)品要建立持續(xù)的領(lǐng)先優(yōu)勢(shì),客戶必須具備高效能處理技術(shù)就如我們的超低功耗技術(shù)平臺(tái),”臺(tái)積電設(shè)計(jì)基礎(chǔ)架構(gòu)市場(chǎng)部資深總監(jiān)李碩表示:“示部設(shè)計(jì)功耗技對(duì)這一技術(shù)的支持,使我們能為雙方共同的客戶提供一個(gè)完整的設(shè)計(jì)工具和IP的生態(tài)系統(tǒng),推動(dòng)并加速設(shè)計(jì)創(chuàng)的發(fā)展?!?/p>

Cadence高級(jí)副總裁兼首席策略官徐季平指出:“臺(tái)積電的超低功耗平臺(tái)是當(dāng)今消費(fèi)電子產(chǎn)品設(shè)計(jì)應(yīng)對(duì)高效能源挑戰(zhàn)邁出的非常重要的一步。我們?cè)诖顺凸钠脚_(tái)上的早期投資和我們與臺(tái)積電的長(zhǎng)期合作使Cadence得以迅速地提供新一代消費(fèi)電子產(chǎn)品設(shè)計(jì)所需要的IP和工具?!?/p>

376EF78950A8DC03m.png

關(guān)于Cadence

Cadence公司成就全球電子設(shè)計(jì)技術(shù)創(chuàng)新,并在創(chuàng)建當(dāng)今集成電路和電子產(chǎn)品中發(fā)揮核心作用。我們的客戶采用Cadence的軟件、硬件、IP、設(shè)計(jì)服務(wù),設(shè)計(jì)和驗(yàn)證用于消費(fèi)電子、網(wǎng)絡(luò)和通訊設(shè)備以及計(jì)算機(jī)系統(tǒng)中的尖端半導(dǎo)體器件。公司總部位于美國(guó)加州圣荷塞市,在世界各地均設(shè)有銷售辦事處、設(shè)計(jì)中心和研究機(jī)構(gòu),以服務(wù)于全球電子產(chǎn)業(yè)。


本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無(wú)法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問(wèn)題,請(qǐng)及時(shí)通過(guò)電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。