《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 可編程邏輯 > 業(yè)界動(dòng)態(tài) > 大容量NAND FALSH的原理及應(yīng)用

大容量NAND FALSH的原理及應(yīng)用

2018-06-06
關(guān)鍵詞: NANDFALSH FPGA NiosII


  1. 引言

  NAND   FLASH被廣泛應(yīng)用于電子系統(tǒng)中作為數(shù)據(jù)存儲(chǔ)。在各種高端電子系統(tǒng)中現(xiàn)場(chǎng)可編程門陣列(FPGA)已被廣泛應(yīng)用。FPGA靈活的硬件邏輯能實(shí)現(xiàn)對(duì)NAND  FLASH的讀寫操作。本文中闡述了一種基于NIOS II 軟核的NAND FLASH的驅(qū)動(dòng)方法。

  2. VDNF2T16VP193EE4V25簡(jiǎn)介

  歐比特公司的VDNF2T16VP193EE4V25是一款容量為2Tb、位寬為16位的NAND  FLASH,其內(nèi)部由8片基片拓?fù)涠?,其拓?fù)浣Y(jié)構(gòu)如下:

1.png

  圖1 VD1D8G08VS66EE8T7B拓?fù)浣Y(jié)構(gòu)

  其主要特性如下:

  ? 總?cè)萘?Tb;

  ? 位寬:16位;

  ? SLC;

  ? 兼容ONFI2.2;

  ? 封裝:PGA193;

  ? 電源:+3.3V(VCC)、+1.8V(VCCQ)。

  3. VDNF2T16VP193EE4V25的控制器設(shè)計(jì)

  大容量NAND FLASH控制器設(shè)計(jì)包括一個(gè)IP核設(shè)計(jì)。其基于NIOS II  的AVALON總線。AVALON總線能兼容大部分存儲(chǔ)器接口,IP核將AVALON總線時(shí)序轉(zhuǎn)接至NAND FLASH,從而對(duì)NAND  FLASH進(jìn)行讀寫操作。

  IP邏輯主要有片選信號(hào)產(chǎn)生、ALE、CLE、RE、WE等控制信號(hào)的轉(zhuǎn)接。其中RE、WE信號(hào)可采用AVALON總線的RE、WE信號(hào);CLE、ALE采用總線地址的低2位進(jìn)行控制;片選數(shù)量較多可依據(jù)AVALON總線的byteen信號(hào)進(jìn)行譯碼產(chǎn)生。

2.png

  圖2 控制器功能框圖

  //寫信號(hào)

  assign nand_wr_n = {avalon_wr_n,avalon_wr_n,avalon_wr_n,avalon_wr_n};

  //讀信號(hào)

  assign nand_rd_n = {avalon_rd_n,avalon_rd_n,avalon_rd_n,avalon_rd_n};

  //ALE信號(hào),采用地址0

  assign nand_ale = {avalon_add[0],avalon_add[0]};

  //CLE信號(hào),采用地址1

  assign nand_cle = {avalon_add[1],avalon_add[1]};

  //片選信號(hào)

  assign nand_cs_n[0] = temcs[0]|avalon_byteen_n[0];

  assign nand_cs_n[1] = temcs[0]|avalon_byteen_n[1];

  ……

  IP核設(shè)計(jì)完成后采用QSYS進(jìn)行硬件平臺(tái)搭建,QSYS系統(tǒng)軟核對(duì)外引出信號(hào)有EPCS、UART、NAND FLASH接口,在Quartus  II建立原理圖塊進(jìn)行編譯產(chǎn)生硬件信息。

3.png

  采用Nios II Software Build Tools for Eclipse 對(duì)QSYS進(jìn)行軟件編程可實(shí)現(xiàn)對(duì)NAND FLASH的驅(qū)動(dòng)。

  //NAND FLASH數(shù)據(jù)寄存器地址定義

  #define NandFlashDataReg0 (VDNF2T16_V1_0_BASE)

  //NAND FLASH ALE寄存器地址定義

  #define NandFlashAddReg0 (VDNF2T16_V1_0_BASE+4)

  //NAND FLASH CLE寄存器地址定義

  #define NandFlashCmdReg0 (VDNF2T16_V1_0_BASE+8)

  ……

  以下為讀取ID及壞塊的信息:

  ******************************************************************

  The cs=0 NAND_FLASH's ID is Right ,The ID is=0x2c881a7a9000

  ***********************************************************************

  This cs=0 FLASH's Bank=0 have 5 BadBlocks:

  The num=0 Bank LUN1's num=90 is BadBlock.

  The num=0 Bank LUN1's num=91 is BadBlock.

  The num=0 Bank LUN1's num=1738 is BadBlock.

  The num=0 Bank LUN2's num=90 is BadBlock.

  The num=0 Bank LUN2's num=91 is BadBlock.

  The Number of Bank's Valid Block is Right.

  ……

  4. 結(jié)論

  本文闡述了一種通過FPGA實(shí)現(xiàn)對(duì)歐比特公司的大容量NAND   FLASH芯片VDNF2T16VP193EE4V25的操作方法。設(shè)計(jì)中采用ALTERA公司FPGA芯片,利用自建IP搭建硬件平臺(tái)實(shí)現(xiàn)NAND   FLASH的驅(qū)動(dòng)。該設(shè)計(jì)也可移植到其他FPGA上,可以很好地應(yīng)用在各嵌入式電子系統(tǒng)中。

  參考文獻(xiàn):

  [1] 珠海歐比特控制工程股份有限公司. VDNF2T16VP193EE4V25使用說明書[Z]. 2016.

  [2] Nios II Software Developer’s Handbook[Z].2011.

  [3] Embedded Peripherals IP User Guide [Z].2011.

  [4] Avalon Interface Specifications [Z].2011.


本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請(qǐng)及時(shí)通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。