引領(lǐng)邁入自適應(yīng)計算時代Xilinx Versal ACAP 榮膺 2019“世界互聯(lián)網(wǎng)領(lǐng)先科技成果”
2019-10-21
2019 年 10 月 21 日,以“智能互聯(lián), 開放合作——攜手共建網(wǎng)絡(luò)空間命運共同體”為主題的第六屆世界互聯(lián)網(wǎng)大會在浙江烏鎮(zhèn)開幕,備受全球矚目的2019 “世界互聯(lián)網(wǎng)領(lǐng)先科技成果”隆重揭曉15項全球頂尖科技產(chǎn)品與技術(shù)。作為自適應(yīng)和智能計算的全球領(lǐng)導(dǎo)企業(yè),賽靈思自適應(yīng)異構(gòu)計算平臺Versal ACAP 以其強大的技術(shù)領(lǐng)先性和行業(yè)價值,從全球數(shù)百家提名企業(yè)中脫穎而出,榮膺2019“世界互聯(lián)網(wǎng)領(lǐng)先科技成果”。同時獲此殊榮的還有阿里巴巴、微軟、特斯拉、寒武紀(jì)、曠視等大數(shù)據(jù)、人工智能、自動駕駛等領(lǐng)域的全球知名企業(yè)。賽靈思軟件與 AI 解決方案市場營銷副總裁 Ramine Roane 親臨現(xiàn)場,通過分享新一代計算產(chǎn)業(yè)趨勢的前瞻洞察,展示了賽靈思自適應(yīng)計算加速平臺( ACAP )及全新Vitis 統(tǒng)一軟件平臺將如何以超高的性能和獨特的靈活應(yīng)變能力,從云到端到邊緣,全面助力各種各樣的開發(fā)者解鎖性能的局限,加速人類打造靈活應(yīng)變、萬物智能的世界。
圖1:賽靈思軟件與AI解決方案市場營銷副總裁 Ramine Roane發(fā)表演講
15項“世界互聯(lián)網(wǎng)領(lǐng)先科技成果”由中“世界互聯(lián)網(wǎng)領(lǐng)先科技成果推薦委員會”投票選舉選出。本屆委員會由近40名來自中國、美國、德國、日本等國家的知名互聯(lián)網(wǎng)業(yè)界領(lǐng)軍人物組成,中國工程院院士鄔賀銓和公鑰加密技術(shù)之父、圖靈獎得主惠特菲爾德·迪菲(Whitfield Diffie)分別擔(dān)任中外專家,充分保障了“公平、公正、客觀、權(quán)威”的成果推選原則。
圖2:賽靈思自適應(yīng)異構(gòu)加速平臺Versal ACAP 榮膺2019 “世界互聯(lián)網(wǎng)領(lǐng)先科技成果”賽靈思軟件與AI解決方案市場營銷副總裁 Ramine Roane (左一) 領(lǐng)取證書及獎杯
圖3:賽靈思新一代自適應(yīng)計算平臺,正在各種各樣的創(chuàng)新領(lǐng)域造福人類生活及智能世界發(fā)展
Ramine Roane 分析了當(dāng)前行業(yè)正在面臨的關(guān)鍵轉(zhuǎn)折點:數(shù)據(jù)的爆炸性增長,無處不在的人工智能,創(chuàng)新速度與摩爾定律失效帶來的性能瓶頸,云計算、便攜式計算、物聯(lián)網(wǎng)、 5G 和自動駕駛汽車計算等各個應(yīng)用領(lǐng)域?qū)?shù)據(jù)處理無止境的算力需求,以及人工智能算法日新月異的演進(jìn),創(chuàng)新的速度已經(jīng)遠(yuǎn)遠(yuǎn)超越了芯片的設(shè)計周期,創(chuàng)新者的創(chuàng)意也不斷地受限于固定芯片及開發(fā)系統(tǒng)的性能瓶頸。作為創(chuàng)新核心的芯片架構(gòu)需要實現(xiàn)根本性的變革,開發(fā)系統(tǒng)也需要靈活應(yīng)變的自適應(yīng)能力。賽靈思堅信,大規(guī)模的數(shù)據(jù)處理系統(tǒng),包括數(shù)據(jù)中心、基礎(chǔ)設(shè)施、邊緣設(shè)備和終端設(shè)備等等,需要像有機物種那樣具有強大的適應(yīng)能力,基于賽靈思特有的靈活應(yīng)變硬件的自適應(yīng)計算平臺方案ACAP ( Adaptive Compute Acceleration Platform,自適應(yīng)計算加速平臺),及其全新特定領(lǐng)域架構(gòu)( DSA ),成為下一代性能和能效提升的必然選擇。
此次獲得專家推薦的 Versal ACAP,是賽靈思業(yè)界首款自適應(yīng)計算加速平臺,其完美整合了軟件可編程性與可動態(tài)靈活配置的特定領(lǐng)域硬件加速技術(shù),實現(xiàn)了真正的軟硬件靈活應(yīng)變 DSA ,讓企業(yè)可以高效應(yīng)對數(shù)據(jù)爆炸帶來的計算挑戰(zhàn),并靈活適應(yīng)科技的快速發(fā)展。同時, Versal ACAP 整合了標(biāo)量處理引擎、自適應(yīng)硬件引擎和智能引擎以及前沿的存儲器和接口技術(shù),能為所有應(yīng)用提供強大的異構(gòu)加速功能,性能提升較之當(dāng)今最快 FPGA 高達(dá) 20 倍、較之當(dāng)今最快 CPU 高達(dá) 100 倍。除此之外,借助賽靈思最新推出的 Vitis? 統(tǒng)一軟件平臺和一系列符合行業(yè)標(biāo)準(zhǔn)設(shè)計流程的工具、軟件、庫、 IP 、中間件和框架,軟件開發(fā)者、數(shù)據(jù)科學(xué)家和硬件開發(fā)者均可對 Versal ACAP 的硬件和軟件進(jìn)行編程和優(yōu)化,滿足所有開發(fā)者靈活定制的創(chuàng)新需求。
圖4:賽靈思全新Vitis 統(tǒng)一軟件平臺,正將自適應(yīng)計算平臺技術(shù)推向一個新的里程碑,其將全面解鎖自適應(yīng)計算平臺特有的高性能和靈活應(yīng)變能力,將其擴展到FPGA以外更廣闊的軟件開發(fā)者、數(shù)據(jù)科學(xué)家、系統(tǒng)開發(fā)者等領(lǐng)域,助力其快速將創(chuàng)意變成現(xiàn)實,并率先推向市場。
ACAP是賽靈思繼1984年發(fā)明FPGA之后的又一顛覆性技術(shù)成就發(fā)明, FPGA 曾經(jīng)被行業(yè)列為震撼世界的 25 款芯片之一, 而ACAP 作為一項業(yè)界重大技術(shù)顛覆,加上剛剛在美國硅谷發(fā)布的 Vitis 統(tǒng)一軟件平臺,將把 FPGA 特有的高性能和靈活應(yīng)變能力,擴展到 FPGA 以外更廣闊的軟件開發(fā)者、數(shù)據(jù)科學(xué)家、系統(tǒng)開發(fā)者等領(lǐng)域,不斷突破“僅支持硬件開發(fā)者”的局限,賦能所有開發(fā)者快速將創(chuàng)意變成現(xiàn)實,并率先推向市場。
12月3日至4日,賽靈思開發(fā)者大會( XDF ) 亞洲站將在北京國家會議中心舉行,這將是亞太尤其是中國開發(fā)者世界的一次前所未有的激發(fā)靈感、創(chuàng)意與方案對接和碰撞的行業(yè)盛會。屆時,賽靈思及眾多生態(tài)合作伙伴及客戶將帶來各種自適應(yīng)方案、產(chǎn)品和技術(shù)演示,舉行高端演講、產(chǎn)業(yè)分享,開設(shè)手把手實驗室,歡迎參加。如需了解更多關(guān)于 XDF 亞洲站信息,請點擊鏈接。