一種26~28 Gb/s高能效低抖動Bang-bang CDR設(shè)計
《信息技術(shù)與網(wǎng)絡(luò)安全》2020年第5期
蔣姝潔,林福江
中國科學(xué)技術(shù)大學(xué) 微電子學(xué)院,安徽 合肥 230026
摘要: 一種26~28 Gb/s高能效低抖動Bang-bang CDR設(shè)計蔣姝潔,林福江(中國科學(xué)技術(shù)大學(xué) 微電子學(xué)院,安徽 合肥 230026)設(shè)計實現(xiàn)了一款26~28 Gb/s的高能效低抖動Bangbang CDR電路,采用改進的全速率非線性鑒相器結(jié)構(gòu),提高了鑒相器電路的輸入靈敏度,改善高數(shù)據(jù)速率下磁滯效應(yīng)的影響,從而提升環(huán)路整體的抖動性能;通過壓控振蕩器和壓控振蕩器緩沖電路協(xié)同調(diào)諧的方式減小為驅(qū)動大的鑒相器負(fù)載的時鐘緩沖電路的功耗。采用TSMC 40 nm CMOS工藝,輸入231-1 300 mVPP的偽隨機二進制序列(PRBS)數(shù)據(jù),在28 Gb/s下該時鐘數(shù)據(jù)恢復(fù)電路恢復(fù)出的時鐘抖動為1.66 ps (pp),數(shù)據(jù)抖動為1.81 ps (pp);在注入4 MHz正弦抖動的情況下,抖動容限小于0.75 UIpp。在1 V電源電壓下,功耗小于38.5 mW。
中圖分類號:TN432 文獻標(biāo)識碼:A DOI: 10.19358/j.issn.20965133.2020.05.011
引用格式:蔣姝潔,林福江.一種26~28 Gb/s高能效低抖動Bang-bang CDR設(shè)計[J].信息技術(shù)與網(wǎng)絡(luò)安全,2020,39(5):51-57.
引用格式:蔣姝潔,林福江.一種26~28 Gb/s高能效低抖動Bang-bang CDR設(shè)計[J].信息技術(shù)與網(wǎng)絡(luò)安全,2020,39(5):51-57.
Abstract:
Key words :
隨著萬物互連時代的到來,收發(fā)系統(tǒng)需要處理的數(shù)據(jù)流量信息的數(shù)量和速度迅速增長,100千兆以太網(wǎng)系統(tǒng)(100 GbE)正在逐漸取代10千兆以太網(wǎng)系統(tǒng)以滿足數(shù)據(jù)流量增長的需要。一個典型的100千兆以太網(wǎng)系統(tǒng)需要4個25 Gb/s的鏈路,本文設(shè)計了一款26~28 Gb/s的CDR以滿足100 GbE的數(shù)據(jù)中心需求。
高速串行通信芯片間集成了上百條線,高能效低抖動的時鐘數(shù)據(jù)恢復(fù)電路是串行接口速率提升的主要瓶頸。CDR設(shè)計的難點主要在以下兩個方面:一是設(shè)計采用先進的40 nm CMOS工藝,該工藝的電源電壓只有1 V,電路實現(xiàn)可用的電壓擺幅比較?。慌c此同時,工藝角變化對器件有較大影響,設(shè)計需要覆蓋寬的調(diào)諧范圍。二是時鐘產(chǎn)生電路需要驅(qū)動較大的鑒相器負(fù)載以在高數(shù)據(jù)速率下實現(xiàn)對時鐘和數(shù)據(jù)的正確恢復(fù)。其緩沖電路的功耗是CDR功耗的重要來源之一。
本文詳細內(nèi)容請下載: http://theprogrammingfactory.com/resource/share/2000003118
作者信息:蔣姝潔,林福江(中國科學(xué)技術(shù)大學(xué) 微電子學(xué)院,安徽 合肥 230026)
此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。