《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 其他 > 設(shè)計應(yīng)用 > 高速電力線載波信道分析模塊的設(shè)計與實現(xiàn)
高速電力線載波信道分析模塊的設(shè)計與實現(xiàn)
2021年電子技術(shù)應(yīng)用第6期
郝偉琦,王賢輝,李 錚,肖德勇,陳奎熹
北京智芯微電子科技有限公司,北京102200
摘要: 高速電力線載波信道噪聲環(huán)境復(fù)雜,而現(xiàn)有設(shè)備難以對載波信道噪聲采集和測量分析。為此,提出了一種高速電力線載波信道分析模塊,可實現(xiàn)現(xiàn)場噪聲高精度樣本采集、信道衰減特性測試等功能,并且可在實驗室測試環(huán)境中進(jìn)行噪聲回放,實現(xiàn)現(xiàn)場環(huán)境的真實模擬。首先介紹了分析模塊的硬件架構(gòu)組成,描述了FPGA邏輯電路的狀態(tài)機(jī)設(shè)計及嵌入式軟件設(shè)計方案,最后對研制的樣機(jī)進(jìn)行了測試,結(jié)果表明信道分析模塊能夠滿足設(shè)計要求的所有功能,解決了高速電力線載波通信芯片對抗噪聲技術(shù)研究和現(xiàn)場運維測試的難題。
中圖分類號: TN919.5
文獻(xiàn)標(biāo)識碼: A
DOI:10.16157/j.issn.0258-7998.201119
中文引用格式: 郝偉琦,王賢輝,李錚,等. 高速電力線載波信道分析模塊的設(shè)計與實現(xiàn)[J].電子技術(shù)應(yīng)用,2021,47(6):100-104,109.
英文引用格式: Hao Weiqi,Wang Xianhui,Li Zheng,et al. Design and implementation of a HPLC channel analysis module[J]. Application of Electronic Technique,2021,47(6):100-104,109.
Design and implementation of a HPLC channel analysis module
Hao Weiqi,Wang Xianhui,Li Zheng,Xiao Deyong,Chen Kuixi
Beijing Smart Chip Microelectronic Co.,Ltd.,Beijing 102200,China
Abstract: The noise environment of HPLC channel is complex, but the existing equipment is difficult to collect and analyze the channel noise. Therefore, this paper proposes a HPLC channel analysis module, which can realize the functions of high-precision sample collection, channel attenuation characteristic test, etc., and can play back the noise in the laboratory test environment to realize the real simulation of the field environment. Firstly, the hardware architecture of the analysis module is introduced, the state machine design of FPGA logic circuit and embedded software design are described . Finally, the prototype is tested. The results show that the channel analysis module can meet all the functions of the design requirements, and solve the problems of HPLC communication chip anti noise research and field maintenance test.
Key words : HPLC;channel noise;high speed signal acquisition;FPGA

0 引言

    電力線載波通信(Power Line Communication,PLC)是一種使用電力線作為物理通信介質(zhì)的通信方式。利用電力線等媒體傳輸數(shù)據(jù)信息,可以降低運營成本、減少構(gòu)建新的通信網(wǎng)絡(luò)的支出[1]。而相比窄帶載波,高速載波具有速率高、抗干擾能力強(qiáng)等優(yōu)點,可以應(yīng)用于用電信息采集、智慧能源等多場景,作為解決“最后一公里”問題的有效傳輸模式,是組成電網(wǎng)信息物理系統(tǒng)的基礎(chǔ)底層網(wǎng)絡(luò)構(gòu)件[2]。但與傳統(tǒng)通信介質(zhì)相比,電力線上各類電力負(fù)載的接入及其接入的變化就造成了復(fù)雜多變的電力線信道特性[3-4],影響電力線信道通信質(zhì)量的特性有線路阻抗、噪聲等[5],其中噪聲是影響低壓電力線載波通信質(zhì)量的重要因素[6]。

    當(dāng)前載波通信領(lǐng)域正在研究各種抗噪聲方法以提高抗噪聲干擾能力[7]。傳統(tǒng)抗噪聲研究的一般流程為現(xiàn)場采集,實驗室仿真,最后進(jìn)行現(xiàn)場測試。該方式在實驗室難以還原現(xiàn)場復(fù)雜的噪聲環(huán)境,而在現(xiàn)場驗證費時費力,覆蓋噪聲場景有限,難以應(yīng)對大規(guī)模高速電力線載波現(xiàn)場調(diào)試運維需求。

    為此,本文提出了一種高速電力線載波信道分析模塊,可實現(xiàn)噪聲采集、噪聲分析、數(shù)據(jù)存儲、信道測試等功能,并且可在實驗室模擬真實現(xiàn)場環(huán)境。本信道分析模塊基于現(xiàn)場可編程門陣列(Field Programmable Gate Array,FPGA)和模擬前端(Analog Front End,AFE)芯片實現(xiàn),成本相對較低,便于攜帶,解決了高速電力線載波通信中噪聲研究和現(xiàn)場運維測試的難題。




本文詳細(xì)內(nèi)容請下載:http://theprogrammingfactory.com/resource/share/2000003583。




作者信息:

郝偉琦,王賢輝,李  錚,肖德勇,陳奎熹

(北京智芯微電子科技有限公司,北京102200)




wd.jpg

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。