文獻(xiàn)標(biāo)識碼: A
DOI:10.16157/j.issn.0258-7998.211283
中文引用格式: 疏成成,蘇建徽,施永,等. 基于LabVIEW和FPGA的半實(shí)物仿真平臺的設(shè)計(jì)與實(shí)現(xiàn)[J].電子技術(shù)應(yīng)用,2021,47(10):57-62.
英文引用格式: Shu Chengcheng,Su Jianhui,Shi Yong,et al. Design and implementation of a hardware-in-the-loop simulation platform based on LabVIEW and FPGA[J]. Application of Electronic Technique,2021,47(10):57-62.
0 引言
半實(shí)物實(shí)時(shí)仿真的技術(shù)有兩種方式:一種是快速控制原型(Rapid Control Prototyping,RCP)采用“虛擬控制器+實(shí)際對象”方式;另一種是硬件在回路(Hardware in Loop,HIL)采用“實(shí)際控制器+虛擬對象”方式,主要應(yīng)用于電力電子系統(tǒng)控制器軟件的開發(fā)。半實(shí)物實(shí)時(shí)仿真的應(yīng)用領(lǐng)域非常廣泛,涉及軌道交通、風(fēng)電、光伏發(fā)電、新能源汽車、電力系統(tǒng)、工業(yè)傳動(dòng)等[1-5]。半實(shí)物仿真的硬件在回路(HIL)仿真的方式是將數(shù)學(xué)化的實(shí)體模型和實(shí)際控制器聯(lián)系在一起運(yùn)行的仿真系統(tǒng)[6-7]。相對于純計(jì)算機(jī)軟件仿真,半實(shí)物仿真具有有效性、可重復(fù)性、經(jīng)濟(jì)性、安全性等諸多優(yōu)點(diǎn),是一種更接近實(shí)際情形的仿真技術(shù)[8-11]。
平臺采用“FPGA+ARM”作為下位機(jī),用以太網(wǎng)方式和LabVIEW上位機(jī)通信,實(shí)現(xiàn)在同一網(wǎng)絡(luò)下下載模型,很大程度降低了用戶使用的難度,讓學(xué)生用模型做實(shí)驗(yàn)更加便捷。
本文詳細(xì)內(nèi)容請下載:http://theprogrammingfactory.com/resource/share/2000003783。
作者信息:
疏成成1,2,蘇建徽1,2,施 永1,2,解 寶1,2,賴紀(jì)東1,2
(1.光伏系統(tǒng)教育部工程中心,安徽 合肥230009;
2.合肥工業(yè)大學(xué) 電氣與自動(dòng)化工程學(xué)院,安徽 合肥230009)