《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 其他 > 掃盲:現(xiàn)場可編程門陣列FPGA設計驗證的主流技術是什么

掃盲:現(xiàn)場可編程門陣列FPGA設計驗證的主流技術是什么

2022-08-25
來源:Semi Connect

  現(xiàn)場可編程門陣列(Field Programmable Gate Array,FPGA)是在PAL、GAL、CPLD的基礎上產生的。它屬于一種半定制電路,與全定制電路相比,開發(fā)成本較低,功能可擴展,同時又提供了較多的邏輯單元。

  目前,采用硬件描述語言(Verilog或VHDL)來描述電路邏輯成為現(xiàn)場可編程門陣列設計驗證的主流技術,然后使用相關軟件工具實現(xiàn)邏輯綜合、布局和布線等,之后再將生產的文件燒寫到FPGA芯片上。雖然FPGA相比專用集成電路(ASIC)速度慢、性能低,但優(yōu)點在于開發(fā)難度低,而且其內部功能可以反復修改。目前FPGA幾乎是電子系統(tǒng)中必有的部件,這是因為FPGA方便靈活的特點有利于電子產品迅速搶占市場。

  雖然現(xiàn)場可優(yōu)化CPLD和FPGA都包含大量的可編程邏輯單元,但它們的系統(tǒng)結構存在很大的差別。與CPLD相比,F(xiàn)PGA的連接單元更多,雖然靈活卻也更加復雜;而CPLD的連接單元較少,延遲時間更加方便估計。另一個較為明顯的區(qū)別在于,F(xiàn)PGA含有內置的如加法器和乘法器這樣的高層次模塊和存儲器,因此很多新型的FPGA可以實現(xiàn)系統(tǒng)內重新配置。

  當前,F(xiàn)PGA片內的程序儲存方式主要有以下幾種。

  1、PROM:只可以燒錄一次,不能清除內容,是一種可編程只讀存儲技術。

  2、EPROM:可擦除內容的可編程只讀存儲器技術,可經紫外線照射清除內容。

  3、AnTIfuse:通常為CMOS電話,并且只可燒錄一次。

  4、EEPROM:可用電氣信號清除內容的可編程只讀存儲器技術。

  5、靜態(tài)隨機存取存儲器(SRAM):基于靜態(tài)內存技術,系統(tǒng)內可編程。

  6、閃存(Flash):一種較為特殊的EEPROM。



 更多信息可以來這里獲取==>>電子技術應用-AET<<

mmexport1621241704608.jpg

本站內容除特別聲明的原創(chuàng)文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創(chuàng)文章及圖片等內容無法一一聯(lián)系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。