文獻(xiàn)標(biāo)志碼:A
DOI: 10.16157/j.issn.0258-7998.222554
中文引用格式: 陳虹,陳傳東,魏榕山. 一種基于線性規(guī)劃的全局逃逸布線算法[J]. 電子技術(shù)應(yīng)用,2023,49(1):97-101.
英文引用格式: Chen Hong,Chen Chuandong,Wei Rongshan. Algorithm of global escape routing problem based on linear programming[J]. Application of Electronic Technique,2023,49(1):97-101.
0 引言
印制電路板(Printed Circuit Board,PCB)是集成電路(Integrated Circuit,IC)的載體[1]。隨著大規(guī)模集成電路和超大規(guī)模集成電路的發(fā)展,PCB的集成度要求越來越高,現(xiàn)有的電子設(shè)計自動化(Electronic Design Automation,EDA)工具已無法滿足高密度引腳布線要求,一般與人工布線相結(jié)合,布線工作變得耗時且復(fù)雜[2]。因此,為了得到更高效的布線結(jié)果,EDA自動布線算法成為近幾年的研究熱點。
傳統(tǒng)意義上,PCB布線分為逃逸布線(Escape Routing)和區(qū)域布線(Area Routing)[3]。逃逸布線是指將引腳按要求逃逸到組件邊界,其作為PCB布線的關(guān)鍵一環(huán),對電路性能好壞和后期的區(qū)域布線起著決定性作用。區(qū)域布線是指將不同組件中對應(yīng)功能的引腳實現(xiàn)互連,合法化的逃逸布線結(jié)果為區(qū)域布線階段節(jié)省布線空間,并大大提升PCB整體布通率。為實現(xiàn)更高的空間利用率,逃逸布線又可精細(xì)化分為有序逃逸布線(Ordered Escape Routing,OER)和無序逃逸布線[4]。
本文詳細(xì)內(nèi)容請下載:http://theprogrammingfactory.com/resource/share/2000005084。
作者信息:
陳虹1,陳傳東1,2,魏榕山1
(1.福州大學(xué) 物理與信息工程學(xué)院,福建 福州 350108;2.福建省光電信息科學(xué)與技術(shù)實驗室,福建 福州 350108)