《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > EDA與制造 > 業(yè)界動態(tài) > 消息稱三星電子以自家4nm先進(jìn)工藝打造HBM4內(nèi)存邏輯芯片

消息稱三星電子以自家4nm先進(jìn)工藝打造HBM4內(nèi)存邏輯芯片

2024-07-16
來源:IT之家
關(guān)鍵詞: 三星電子 4nm HBM4

7 月 16 日消息,《韓國經(jīng)濟(jì)新聞》(hankyung) 昨日報道稱,三星電子已決定在下代 HBM 內(nèi)存 —— HBM4 中采用自家 4nm 工藝打造邏輯芯片。

注:此處邏輯芯片指 Logic Die,SK 海力士稱基礎(chǔ)裸片 Base Die,美光稱接口芯片 Interface Die。結(jié)構(gòu)參見美光下圖:

1.png

層層堆疊的 DRAM Die 內(nèi)存芯片為 HBM 內(nèi)存提供容量;而 Logic Die 則是 DRAM 堆棧的控制單元,還負(fù)責(zé)通過互連層與處理器上的內(nèi)存接口通信,也是 HBM 內(nèi)存的重要組成部分。

傳統(tǒng)上,存儲廠商通常自行采用存儲半導(dǎo)體工藝生產(chǎn) HBM 內(nèi)存的 Logic Die,流程更為簡便。但來到 HBM4 世代后,Logic Die 需要支持更多的信號引腳、更大的數(shù)據(jù)帶寬,甚至還要承載部分客戶定制功能。

因此存儲廠商轉(zhuǎn)而選擇與邏輯晶圓廠合作,用邏輯半導(dǎo)體工藝生產(chǎn) HBM4 用 Logic Die。

此前就有消息傳出,臺積電將采用 7nm 工藝為 SK 海力士代工 HBM4 的基礎(chǔ)裸片。

1.png

▲ 三星電子目前最先進(jìn)的 HBM3E 12H 內(nèi)存

三星電子存儲部門此番采用自家 4nm 工藝打造邏輯芯片,一方面可提高 HBM4 內(nèi)存綜合能效,提升產(chǎn)品競爭力;另一方面,更為精細(xì)的 4nm 工藝也為各種定制功能的導(dǎo)入留出了更多空間。

不僅如此,此舉也可為兄弟單位 LSI 部門提供一份規(guī)模不小的訂單。

對于三星電子存儲部門來說,在產(chǎn)品中導(dǎo)入 LSI 部門的先進(jìn)工藝并非沒有先例:其面向 OEM 端的消費(fèi)級固態(tài)硬盤 PM9C1a 也配備了 LSI 部門代工的 5nm 主控。


000.jpg

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。