《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > EDA與制造 > 業(yè)界動態(tài) > Cadence推出業(yè)界首款LPDDR6/5X 14.4Gbps內(nèi)存IP

Cadence推出業(yè)界首款LPDDR6/5X 14.4Gbps內(nèi)存IP

2025-07-10
來源:Cadence
關(guān)鍵詞: cadence DDR6 內(nèi)存

7 月 10 日消息,隨著 JEDEC 協(xié)會公布 LPDDR6 DRAM 規(guī)范,Cadence 也正式推出了業(yè)界首款 LPDDR6/5X 14.4Gbps (14400MT/s) 內(nèi)存 IP 系統(tǒng),這一解決方案此前已在楷登電子與三星晶圓代工的合作中提到過。

000.png

Cadence 的 LPDDR6/5X 14.4Gbps IP 現(xiàn)已完成流片,運(yùn)行速度比上一代 LPDDR DRAM 提升至高 50%。其包含高性能控制器和先進(jìn)的物理層 (PHY) ,在支持 LPDDR6 和 LPDDR5x 雙協(xié)議的同時(shí)能提供出色的 PPA(IT之家注:功耗、性能、面積)。

Cadence 高級副總裁兼芯片解決方案事業(yè)部總經(jīng)理 Boyd Phelps 表示:

數(shù)據(jù)中心從 HPC 計(jì)算虛擬化向 AI 大規(guī)模訓(xùn)練和推理的演進(jìn),推動了 AI 基礎(chǔ)設(shè)施的大規(guī)模建設(shè),而通過內(nèi)存接口進(jìn)行高效的數(shù)據(jù)傳輸設(shè)計(jì)也變得前所未有的重要。

LPDDR6 已成為加速計(jì)算的關(guān)鍵推動因素,提供高效執(zhí)行 AI 推理所需的速度、帶寬、功耗和容量。

憑借此次流片,Cadence 延續(xù)了我們在內(nèi)存 IP 領(lǐng)域的領(lǐng)先地位,提供業(yè)界首款以集成子系統(tǒng)形式交付的 LPDDR6 方案,并針對客戶應(yīng)用進(jìn)行了優(yōu)化。


官方訂閱.jpg

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時(shí)通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:aet@chinaaet.com。