CMOS工藝多功能數(shù)字芯片的輸出緩沖電路設計 | |
所屬分類:技術論文 | |
上傳者:serena | |
標簽: CMOS 多功能數(shù)字芯片 | |
所需積分:1分積分不夠怎么辦? | |
文檔介紹: 為了提高數(shù)字集成電路芯片的驅動能力,采用優(yōu)化比例因子的等比緩沖器鏈方法,通過Hspice軟件仿真和版圖設計測試,提出了一種基于CSMC 2P2M 0.6m CMOS工藝的輸出緩沖電路設計方案。本文完成了系統(tǒng)的電原理圖設計和版圖設計,整體電路采用Hspice和CSMC 2P2M 的0.6m CMOS工藝的工藝庫(06mixddct02v24)仿真,基于CSMC 2P2M 0.6m CMOS工藝完成版圖設計,并在一款多功能數(shù)字芯片上使用,版圖面積為1 mm,并參與MPW(多項目晶圓)計劃流片,流片測試結果表明,在輸出負載很大時,本設計能提供足夠的驅動電流,同時延遲時間短、并占用版圖面積小。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權所有 京ICP備10017138號-2