基于選擇進位32位加法器的硬件電路實現(xiàn) | |
所屬分類:技術論文 | |
上傳者:serena | |
標簽: 加法器 硬件電路 FPGA | |
所需積分:1分積分不夠怎么辦? | |
文檔介紹: 為了縮短加法電路運行時間,提高FPGA運行效率,利用選擇進位算法和差額分組算法用硬件電路實現(xiàn)32位加法器,差額分組中的加法單元是利用一種改進的超前進位算法實現(xiàn),選擇進位算法可使不同的分組單元并行運算,利用低位的運算結果選擇高位的進位為1或者進位為零的運算結果,節(jié)省了進位選擇等待的時間,最后利用XILINX進行時序仿真,在FPGA上進行驗證,可穩(wěn)定運行在高達50兆的頻率,理論分析與計算機仿真表明該算法切實可行、有效并且易于實現(xiàn)。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權所有 京ICP備10017138號-2