通信原理基于創(chuàng)龍DSP+FPGA TMS320C665x,F(xiàn)PGA端基于Xilinx Artix-7處理器簡(jiǎn)介 | |
所屬分類:數(shù)據(jù)手冊(cè) | |
上傳者:Tronlong | |
文檔大小:4122 K | |
標(biāo)簽: DSP+FPGA 創(chuàng)龍 TMS320C665x | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:廣州創(chuàng)龍基于TI設(shè)計(jì)的1 DSP+FPGA TMS320C665x + Xilinx Artix-7開(kāi)是一款DSP+FPGA高速大數(shù)據(jù)采集處理架構(gòu),適用于高端圖像處理、高速大數(shù)據(jù)傳輸和音視頻等大數(shù)據(jù)采集處理領(lǐng)域。 此設(shè)計(jì)通過(guò)I2C、PCIe、SRIO等通信接口將DSP開(kāi)發(fā)板和FPGA采集卡結(jié)合在一起,組成DSP+FPGA架構(gòu),實(shí)現(xiàn)了需求獨(dú)特、靈活、功能強(qiáng)大的DSP+FPGA高速數(shù)據(jù)采集處理系統(tǒng)。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2