基于Verilog HDL的CMOS圖像敏感器驅(qū)動(dòng)電路設(shè)計(jì) | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>210 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:CMOS圖像敏感器是近年來(lái)興起的一類固態(tài)圖像傳感器。CMOS圖像敏感器具有低成本、低功耗(是CCD耗的1/1000~1/100)、簡(jiǎn)單的數(shù)字接口、隨機(jī)訪問(wèn)、運(yùn)行簡(jiǎn)易(單一的CMOS兼容電池供給)、高速率(可大于1000幀/秒)、體積小以及通過(guò)片上信號(hào)處理電路可以實(shí)現(xiàn)智能處理功能等特點(diǎn)而得到廣泛應(yīng)用。有些CMOS圖像敏感器具有標(biāo)準(zhǔn)的I2C總線接口,可方便應(yīng)用到系統(tǒng)中。有些沒(méi)有這類總線接口電路的專用CMOS圖像敏感器需要增加外部驅(qū)動(dòng)電路。由于CMOS敏感器的驅(qū)動(dòng)信號(hào)絕大部分是數(shù)字信號(hào),因此可采用FPCA通過(guò)Verilog HDL語(yǔ)言編程產(chǎn)生驅(qū)動(dòng)時(shí)序信號(hào)。Verilog HDL語(yǔ)言是IEEE標(biāo)準(zhǔn)的用于邏輯設(shè)計(jì)的硬件描述語(yǔ)言,具有廣泛的邏輯綜合工具支持,簡(jiǎn)潔易于理解。本文就STAR250這款CMOS圖像敏感器,給出使用Verilog HDL語(yǔ)言設(shè)計(jì)的邏輯驅(qū)動(dòng)電路和仿真結(jié)果。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2