基于NiosII的智能多接口片上系統(tǒng)設(shè)計(jì) | |
所屬分類(lèi):參考設(shè)計(jì) | |
上傳者:aet | |
文檔大?。?span>488 K | |
標(biāo)簽: SoPC | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:設(shè)計(jì)了一種基于NiosII處理器的片上系統(tǒng)(SoC),集成了NiosII處理器IP、PCI接口IP、網(wǎng)絡(luò)接口IP以及基于Wishbone總線的串行接口IP核、CAN接口IP核等。系統(tǒng)具有可重配置、可擴(kuò)展、靈活、兼容性高、功耗低等優(yōu)點(diǎn),適合于片上系統(tǒng)開(kāi)發(fā)與應(yīng)用。本設(shè)計(jì)使用Verilog HDL硬件描述語(yǔ)言在QuartusII環(huán)境下進(jìn)行IP軟核設(shè)計(jì)、綜合、布局布線,在Model Sim下完成功能、時(shí)序仿真,在SoPC下完成系統(tǒng)的定制與集成,在NiosII IDE環(huán)境下完成片上系統(tǒng)軟件程序的開(kāi)發(fā),最后在FPGA器件上實(shí)現(xiàn)了智能多接口功能的片上系統(tǒng)。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專(zhuān)家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2