基于FPGA的低資源極化碼SC譯碼架構(gòu)研究與實現(xiàn)
所屬分類:技術(shù)論文
上傳者:aetmagazine
文檔大小:691 K
標(biāo)簽: FPGA 極化碼 低資源
所需積分:0分積分不夠怎么辦?
文檔介紹:針對無線傳感器網(wǎng)絡(luò)中對資源消耗及成本敏感的應(yīng)用場景,研究并提出了一種基于FPGA的低資源極化碼連續(xù)刪除(Successive Cancellation,SC)譯碼架構(gòu)。該譯碼架構(gòu)采用同級計算單元串行運(yùn)算,不同級計算單元并行運(yùn)算,不同組譯碼數(shù)據(jù)并行處理的方式,通過減少計算單元(Processing Element,PE)個數(shù)、復(fù)用寄存器存儲資源提升硬件資源利用率,復(fù)用譯碼延遲提升吞吐率。通過Xilinx xc7vx330t綜合結(jié)果分析,該譯碼架構(gòu)在碼長為N=128時譯碼最高時鐘頻率為220.444 MHz,吞吐率為89.86 Mb/s,與樹型SC譯碼架構(gòu)相比,計算單元利用率提升了14.67倍,在主要硬件資源指標(biāo)查找表(Look-Up-Table,LUT)和觸發(fā)器(Filp-Flop,F(xiàn)F)上分別節(jié)省了74.22%和62.1%。
現(xiàn)在下載
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。