一種基于Ring-VCO結(jié)構(gòu)的寬頻帶低抖動(dòng)鎖相環(huán)的設(shè)計(jì)與實(shí)現(xiàn) | |
所屬分類:技術(shù)論文 | |
上傳者:aetmagazine | |
文檔大?。?span>708 K | |
標(biāo)簽: 鎖相環(huán) 環(huán)形振蕩器 寬頻 | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:為了在高速傳輸系統(tǒng)中實(shí)現(xiàn)寬頻帶和低抖動(dòng)時(shí)鐘輸出的要求,設(shè)計(jì)了一種基于Ring-VCO結(jié)構(gòu)的低抖動(dòng)鎖相環(huán),采用與鎖相環(huán)鎖定頻率強(qiáng)相關(guān)的環(huán)路帶寬調(diào)整方法來(lái)降低環(huán)路噪聲,加速環(huán)路鎖定,即利用全局參考調(diào)節(jié)電路中比較器模塊將鎖定控制電壓與參考電壓比較來(lái)改變各模塊電流,根據(jù)不同鎖定頻率調(diào)整環(huán)路參數(shù),大大縮短了鎖定時(shí)間,同時(shí)利用四級(jí)差分環(huán)形振蕩器和占空比調(diào)整電路的差分對(duì)稱結(jié)構(gòu),降低了電路噪聲。電路采用40 nm CMOS工藝實(shí)現(xiàn),測(cè)試結(jié)果表明輸出頻率為1.062 5 GHz~5 GHz,在最高時(shí)鐘頻率5 GHz下眼圖質(zhì)量良好,時(shí)鐘抖動(dòng)39.6 ps。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2