一種加速大規(guī)模模擬和射頻IC后仿真的驗(yàn)證流程 | |
所屬分類:解決方案 | |
上傳者:aetmagazine | |
文檔大小:772 K | |
標(biāo)簽: Quantus SmartVeiw ADE Assembler | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:近年來,模擬射頻IC的功能越來越多, 導(dǎo)致片上集成的功能模塊快速增加。且進(jìn)入到先進(jìn)工藝節(jié)點(diǎn)后, 單一模塊的后仿真網(wǎng)表規(guī)模急劇增加。對(duì)后仿真速度以及debug效率提出了極高的要求,除了使用更為先進(jìn)的FULL-SPICE 仿真器(比如Cadence Spectre X等)提升仿真速度之外, 對(duì)后仿真輸入文件格式的選擇與優(yōu)化同樣是一種有效提升整體后仿真效率的方法。主要討論Cadence Quantus最新的SmartView輸出格式以及與ADE Assembler和Spectre X聯(lián)合加速后仿真驗(yàn)證的一種新流程,并給出了與傳統(tǒng)流程的對(duì)比結(jié)果。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2